Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred

ilustraciones

Autores:
Pinto Alejo, Brigitte Stefany
Tipo de recurso:
Trabajo de grado de pregrado
Fecha de publicación:
2015
Institución:
Universidad de los Andes
Repositorio:
Séneca: repositorio Uniandes
Idioma:
spa
OAI Identifier:
oai:repositorio.uniandes.edu.co:1992/17152
Acceso en línea:
http://hdl.handle.net/1992/17152
Palabra clave:
Generación de energía fotovoltaica - Investigaciones
Matrices lógicas programables por el usuario - Investigaciones
Sistemas eléctricos - Simulación por computadores
Ingeniería
Rights
openAccess
License
https://repositorio.uniandes.edu.co/static/pdf/aceptacion_uso_es.pdf
id UNIANDES2_12a8d483efeb54e56d2b1b7c04e9c3d6
oai_identifier_str oai:repositorio.uniandes.edu.co:1992/17152
network_acronym_str UNIANDES2
network_name_str Séneca: repositorio Uniandes
repository_id_str
spelling Al consultar y hacer uso de este recurso, está aceptando las condiciones de uso establecidas por los autores.https://repositorio.uniandes.edu.co/static/pdf/aceptacion_uso_es.pdfinfo:eu-repo/semantics/openAccesshttp://purl.org/coar/access_right/c_abf2Jiménez Vargas, José Fernandovirtual::9644-1Gutiérrez Galeano, Alonsovirtual::9645-1Pinto Alejo, Brigitte Stefany5bcf1b1b-4efa-4c7a-8b2d-96adb1d8fd815002018-09-28T15:11:10Z2018-09-28T15:11:10Z2015http://hdl.handle.net/1992/17152u703585.pdfinstname:Universidad de los Andesreponame:Repositorio Institucional Sénecarepourl:https://repositorio.uniandes.edu.co/ilustracionesIncluye referencias bibliográficasIngeniero EléctricoPregrado31 hojasapplication/pdfspaUniandesIngeniería EléctricaFacultad de IngenieríaDepartamento de Ingeniería Eléctrica y Electrónicainstname:Universidad de los Andesreponame:Repositorio Institucional SénecaAnálisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microredTrabajo de grado - Pregradoinfo:eu-repo/semantics/bachelorThesishttp://purl.org/coar/resource_type/c_7a1fhttp://purl.org/coar/version/c_970fb48d4fbd8a85Texthttp://purl.org/redcol/resource_type/TPGeneración de energía fotovoltaica - InvestigacionesMatrices lógicas programables por el usuario - InvestigacionesSistemas eléctricos - Simulación por computadoresIngenieríaPublicationeb2e8f22-acc4-4b9f-8883-6f65219e5b67virtual::9644-1787ba9a9-253f-440b-ae47-3433f35112bcvirtual::9645-1eb2e8f22-acc4-4b9f-8883-6f65219e5b67virtual::9644-1787ba9a9-253f-440b-ae47-3433f35112bcvirtual::9645-1https://scienti.minciencias.gov.co/cvlac/visualizador/generarCurriculoCv.do?cod_rh=0000252247virtual::9644-1TEXTu703585.pdf.txtu703585.pdf.txtExtracted texttext/plain42396https://repositorio.uniandes.edu.co/bitstreams/4c1e3cc3-e486-4d69-b0e4-51b1b518e42a/downloada23534a30fb4244beb7c5e566d501221MD54THUMBNAILu703585.pdf.jpgu703585.pdf.jpgIM Thumbnailimage/jpeg9952https://repositorio.uniandes.edu.co/bitstreams/4d5e986e-8dcb-4ed5-a15f-5738a0cfa6b1/download1f3578a2ee7ff1517d2d53ac4daa2991MD55ORIGINALu703585.pdfapplication/pdf1642800https://repositorio.uniandes.edu.co/bitstreams/0e0c4fd9-82ce-49e2-92a2-c795cd2ec806/downloadd2848308449b82a7ee25cebbb3727522MD511992/17152oai:repositorio.uniandes.edu.co:1992/171522024-03-13 13:59:12.703https://repositorio.uniandes.edu.co/static/pdf/aceptacion_uso_es.pdfopen.accesshttps://repositorio.uniandes.edu.coRepositorio institucional Sénecaadminrepositorio@uniandes.edu.co
dc.title.es_CO.fl_str_mv Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
title Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
spellingShingle Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
Generación de energía fotovoltaica - Investigaciones
Matrices lógicas programables por el usuario - Investigaciones
Sistemas eléctricos - Simulación por computadores
Ingeniería
title_short Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
title_full Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
title_fullStr Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
title_full_unstemmed Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
title_sort Análisis de la técnica hardware-in-the-loop basado en FPGA para el modelamiento de una microred
dc.creator.fl_str_mv Pinto Alejo, Brigitte Stefany
dc.contributor.advisor.none.fl_str_mv Jiménez Vargas, José Fernando
Gutiérrez Galeano, Alonso
dc.contributor.author.none.fl_str_mv Pinto Alejo, Brigitte Stefany
dc.subject.keyword.es_CO.fl_str_mv Generación de energía fotovoltaica - Investigaciones
Matrices lógicas programables por el usuario - Investigaciones
Sistemas eléctricos - Simulación por computadores
topic Generación de energía fotovoltaica - Investigaciones
Matrices lógicas programables por el usuario - Investigaciones
Sistemas eléctricos - Simulación por computadores
Ingeniería
dc.subject.themes.none.fl_str_mv Ingeniería
description ilustraciones
publishDate 2015
dc.date.issued.none.fl_str_mv 2015
dc.date.accessioned.none.fl_str_mv 2018-09-28T15:11:10Z
dc.date.available.none.fl_str_mv 2018-09-28T15:11:10Z
dc.type.spa.fl_str_mv Trabajo de grado - Pregrado
dc.type.coarversion.fl_str_mv http://purl.org/coar/version/c_970fb48d4fbd8a85
dc.type.driver.spa.fl_str_mv info:eu-repo/semantics/bachelorThesis
dc.type.coar.spa.fl_str_mv http://purl.org/coar/resource_type/c_7a1f
dc.type.content.spa.fl_str_mv Text
dc.type.redcol.spa.fl_str_mv http://purl.org/redcol/resource_type/TP
format http://purl.org/coar/resource_type/c_7a1f
dc.identifier.uri.none.fl_str_mv http://hdl.handle.net/1992/17152
dc.identifier.pdf.none.fl_str_mv u703585.pdf
dc.identifier.instname.spa.fl_str_mv instname:Universidad de los Andes
dc.identifier.reponame.spa.fl_str_mv reponame:Repositorio Institucional Séneca
dc.identifier.repourl.spa.fl_str_mv repourl:https://repositorio.uniandes.edu.co/
url http://hdl.handle.net/1992/17152
identifier_str_mv u703585.pdf
instname:Universidad de los Andes
reponame:Repositorio Institucional Séneca
repourl:https://repositorio.uniandes.edu.co/
dc.language.iso.es_CO.fl_str_mv spa
language spa
dc.rights.uri.*.fl_str_mv https://repositorio.uniandes.edu.co/static/pdf/aceptacion_uso_es.pdf
dc.rights.accessrights.spa.fl_str_mv info:eu-repo/semantics/openAccess
dc.rights.coar.spa.fl_str_mv http://purl.org/coar/access_right/c_abf2
rights_invalid_str_mv https://repositorio.uniandes.edu.co/static/pdf/aceptacion_uso_es.pdf
http://purl.org/coar/access_right/c_abf2
eu_rights_str_mv openAccess
dc.format.extent.es_CO.fl_str_mv 31 hojas
dc.format.mimetype.es_CO.fl_str_mv application/pdf
dc.publisher.es_CO.fl_str_mv Uniandes
dc.publisher.program.es_CO.fl_str_mv Ingeniería Eléctrica
dc.publisher.faculty.es_CO.fl_str_mv Facultad de Ingeniería
dc.publisher.department.es_CO.fl_str_mv Departamento de Ingeniería Eléctrica y Electrónica
dc.source.es_CO.fl_str_mv instname:Universidad de los Andes
reponame:Repositorio Institucional Séneca
instname_str Universidad de los Andes
institution Universidad de los Andes
reponame_str Repositorio Institucional Séneca
collection Repositorio Institucional Séneca
bitstream.url.fl_str_mv https://repositorio.uniandes.edu.co/bitstreams/4c1e3cc3-e486-4d69-b0e4-51b1b518e42a/download
https://repositorio.uniandes.edu.co/bitstreams/4d5e986e-8dcb-4ed5-a15f-5738a0cfa6b1/download
https://repositorio.uniandes.edu.co/bitstreams/0e0c4fd9-82ce-49e2-92a2-c795cd2ec806/download
bitstream.checksum.fl_str_mv a23534a30fb4244beb7c5e566d501221
1f3578a2ee7ff1517d2d53ac4daa2991
d2848308449b82a7ee25cebbb3727522
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositorio institucional Séneca
repository.mail.fl_str_mv adminrepositorio@uniandes.edu.co
_version_ 1812133950928191488