Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia

En los sistemas electrónicos de recuperación de información (discos duros, unidades de lectura y escritura de DVD y CD, etc.), así como en las comunicaciones digitales en banda base, los circuitos de recuperación de reloj (CRC) juegan un papel fundamental, extrayendo la señal de reloj implícita en l...

Full description

Autores:
Pacheco Bautista, Daniel
Castillo Soria, Francisco Rubén
Linares Aranda, Mónico
Salim Maza, Manuel
Tipo de recurso:
Article of journal
Fecha de publicación:
2007
Institución:
Universidad Nacional de Colombia
Repositorio:
Universidad Nacional de Colombia
Idioma:
spa
OAI Identifier:
oai:repositorio.unal.edu.co:unal/28858
Acceso en línea:
https://repositorio.unal.edu.co/handle/unal/28858
http://bdigital.unal.edu.co/18906/
Palabra clave:
clock recovery circuit
MCML logic
ring oscillator
PLL
VCO
circuito recuperador de reloj
lógica MCML
oscilador de anillo
PLL
VCO
Rights
openAccess
License
Atribución-NoComercial 4.0 Internacional
id UNACIONAL2_190a9cc53c4e051b6746ea249e868d2b
oai_identifier_str oai:repositorio.unal.edu.co:unal/28858
network_acronym_str UNACIONAL2
network_name_str Universidad Nacional de Colombia
repository_id_str
dc.title.spa.fl_str_mv Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
title Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
spellingShingle Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
clock recovery circuit
MCML logic
ring oscillator
PLL
VCO
circuito recuperador de reloj
lógica MCML
oscilador de anillo
PLL
VCO
title_short Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
title_full Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
title_fullStr Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
title_full_unstemmed Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
title_sort Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia
dc.creator.fl_str_mv Pacheco Bautista, Daniel
Castillo Soria, Francisco Rubén
Linares Aranda, Mónico
Salim Maza, Manuel
dc.contributor.author.spa.fl_str_mv Pacheco Bautista, Daniel
Castillo Soria, Francisco Rubén
Linares Aranda, Mónico
Salim Maza, Manuel
dc.subject.proposal.spa.fl_str_mv clock recovery circuit
MCML logic
ring oscillator
PLL
VCO
circuito recuperador de reloj
lógica MCML
oscilador de anillo
PLL
VCO
topic clock recovery circuit
MCML logic
ring oscillator
PLL
VCO
circuito recuperador de reloj
lógica MCML
oscilador de anillo
PLL
VCO
description En los sistemas electrónicos de recuperación de información (discos duros, unidades de lectura y escritura de DVD y CD, etc.), así como en las comunicaciones digitales en banda base, los circuitos de recuperación de reloj (CRC) juegan un papel fundamental, extrayendo la señal de reloj implícita en los datos recibidos, dicha señal es necesaria para sincronizar el procesamiento posterior de la información. En la actualidad esta tarea es difícil de lograr, no solo por la naturaleza aleatoria de los datos, sino por su alta velocidad de transferen-cia. En este artículo se presenta el diseño de un circuito de recuperación de reloj integrable en tecnología CMOS de alto desempeño, que opera a 1.2Gbps y consume únicamente 17.4mW de una fuente de 3.3V. Las altas prestaciones se logran al realizar un diseño completamente diferencial, utilizando arquitectura PLL convencional, lógica en modo corriente, así como un novedoso oscilador controlado por voltaje (VCO) de anillo de solo dos etapas. El diseño fue realizado con parámetros de proceso CMOS AMS de 0.35μm. Los resultados de la simulación en Hspice comprueban el buen desempeño del circuito, logrando la adquisición en menos de 300ns.
publishDate 2007
dc.date.issued.spa.fl_str_mv 2007
dc.date.accessioned.spa.fl_str_mv 2019-06-26T10:25:26Z
dc.date.available.spa.fl_str_mv 2019-06-26T10:25:26Z
dc.type.spa.fl_str_mv Artículo de revista
dc.type.coar.fl_str_mv http://purl.org/coar/resource_type/c_2df8fbb1
dc.type.driver.spa.fl_str_mv info:eu-repo/semantics/article
dc.type.version.spa.fl_str_mv info:eu-repo/semantics/publishedVersion
dc.type.coar.spa.fl_str_mv http://purl.org/coar/resource_type/c_6501
dc.type.coarversion.spa.fl_str_mv http://purl.org/coar/version/c_970fb48d4fbd8a85
dc.type.content.spa.fl_str_mv Text
dc.type.redcol.spa.fl_str_mv http://purl.org/redcol/resource_type/ART
format http://purl.org/coar/resource_type/c_6501
status_str publishedVersion
dc.identifier.uri.none.fl_str_mv https://repositorio.unal.edu.co/handle/unal/28858
dc.identifier.eprints.spa.fl_str_mv http://bdigital.unal.edu.co/18906/
url https://repositorio.unal.edu.co/handle/unal/28858
http://bdigital.unal.edu.co/18906/
dc.language.iso.spa.fl_str_mv spa
language spa
dc.relation.spa.fl_str_mv http://revistas.unal.edu.co/index.php/ingeinv/article/view/14847
dc.relation.ispartof.spa.fl_str_mv Universidad Nacional de Colombia Revistas electrónicas UN Ingeniería e Investigación
Ingeniería e Investigación
dc.relation.ispartofseries.none.fl_str_mv Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 2248-8723 0120-5609
dc.relation.references.spa.fl_str_mv Pacheco Bautista, Daniel and Castillo Soria, Francisco Rubén and Linares Aranda, Mónico and Salim Maza, Manuel (2007) Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia. Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 2248-8723 0120-5609 .
dc.rights.spa.fl_str_mv Derechos reservados - Universidad Nacional de Colombia
dc.rights.coar.fl_str_mv http://purl.org/coar/access_right/c_abf2
dc.rights.license.spa.fl_str_mv Atribución-NoComercial 4.0 Internacional
dc.rights.uri.spa.fl_str_mv http://creativecommons.org/licenses/by-nc/4.0/
dc.rights.accessrights.spa.fl_str_mv info:eu-repo/semantics/openAccess
rights_invalid_str_mv Atribución-NoComercial 4.0 Internacional
Derechos reservados - Universidad Nacional de Colombia
http://creativecommons.org/licenses/by-nc/4.0/
http://purl.org/coar/access_right/c_abf2
eu_rights_str_mv openAccess
dc.format.mimetype.spa.fl_str_mv application/pdf
dc.publisher.spa.fl_str_mv Universidad Nacional de Colombia - Facultad de Ingeniería
institution Universidad Nacional de Colombia
bitstream.url.fl_str_mv https://repositorio.unal.edu.co/bitstream/unal/28858/1/14847-44696-1-PB.pdf
https://repositorio.unal.edu.co/bitstream/unal/28858/2/14847-44696-1-PB.pdf.jpg
bitstream.checksum.fl_str_mv 4b8e24f4d3e4f901ea13e6343af2c2e8
4f68835c825779a949a7cf6dc250e294
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
repository.name.fl_str_mv Repositorio Institucional Universidad Nacional de Colombia
repository.mail.fl_str_mv repositorio_nal@unal.edu.co
_version_ 1814090195840008192
spelling Atribución-NoComercial 4.0 InternacionalDerechos reservados - Universidad Nacional de Colombiahttp://creativecommons.org/licenses/by-nc/4.0/info:eu-repo/semantics/openAccesshttp://purl.org/coar/access_right/c_abf2Pacheco Bautista, Danieldb1ac828-31df-46d1-a21a-80a878aff0b5300Castillo Soria, Francisco Rubén80a7e49f-d81a-4b1d-92a8-08ef04d96997300Linares Aranda, Mónicoabdad071-8dab-48fb-a63c-ad73623101a9300Salim Maza, Manuelb24bffc4-a22a-447a-8025-90234da7f6513002019-06-26T10:25:26Z2019-06-26T10:25:26Z2007https://repositorio.unal.edu.co/handle/unal/28858http://bdigital.unal.edu.co/18906/En los sistemas electrónicos de recuperación de información (discos duros, unidades de lectura y escritura de DVD y CD, etc.), así como en las comunicaciones digitales en banda base, los circuitos de recuperación de reloj (CRC) juegan un papel fundamental, extrayendo la señal de reloj implícita en los datos recibidos, dicha señal es necesaria para sincronizar el procesamiento posterior de la información. En la actualidad esta tarea es difícil de lograr, no solo por la naturaleza aleatoria de los datos, sino por su alta velocidad de transferen-cia. En este artículo se presenta el diseño de un circuito de recuperación de reloj integrable en tecnología CMOS de alto desempeño, que opera a 1.2Gbps y consume únicamente 17.4mW de una fuente de 3.3V. Las altas prestaciones se logran al realizar un diseño completamente diferencial, utilizando arquitectura PLL convencional, lógica en modo corriente, así como un novedoso oscilador controlado por voltaje (VCO) de anillo de solo dos etapas. El diseño fue realizado con parámetros de proceso CMOS AMS de 0.35μm. Los resultados de la simulación en Hspice comprueban el buen desempeño del circuito, logrando la adquisición en menos de 300ns.The clock recovery circuit (CRC) plays a fundamental role in electronic information recovery systems (hard disks, DVD and CD read/writeable units) and baseband digital communication systems in recovering the clock signal contained in the received data. This signal is necessary for synchronising subsequent information processing. Nowadays, this task is difficult to achieve because of the data’s random nature and its high transfer rate. This paper presents the design of a high-performance integral CMOS technology clock recovery circuit (CRC) wor-king at 1.2 Gbps and only consuming 17.4 mW using a 3.3V power supply. The circuit was fully differentially designed to obtain high performance. Circuit architecture was based on a conventional phase lock loop (PLL), current mode logic (MCML) and a novel two stage ring-based voltage controlled oscillator (VCO). The design used 0.35 μm CMOS AMS process parameters. Hspice simulation results proved the circuit’s high performance, achieving tracking in less than 300 ns.application/pdfspaUniversidad Nacional de Colombia - Facultad de Ingenieríahttp://revistas.unal.edu.co/index.php/ingeinv/article/view/14847Universidad Nacional de Colombia Revistas electrónicas UN Ingeniería e InvestigaciónIngeniería e InvestigaciónIngeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 2248-8723 0120-5609Pacheco Bautista, Daniel and Castillo Soria, Francisco Rubén and Linares Aranda, Mónico and Salim Maza, Manuel (2007) Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potencia. Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 Ingeniería e Investigación; Vol. 27, núm. 3 (2007); 70-76 2248-8723 0120-5609 .Circuito de recuperación de reloj cmos completamente integrable, diferencial, de alta velocidad y bajo consumo de potenciaArtículo de revistainfo:eu-repo/semantics/articleinfo:eu-repo/semantics/publishedVersionhttp://purl.org/coar/resource_type/c_6501http://purl.org/coar/resource_type/c_2df8fbb1http://purl.org/coar/version/c_970fb48d4fbd8a85Texthttp://purl.org/redcol/resource_type/ARTclock recovery circuitMCML logicring oscillatorPLLVCOcircuito recuperador de relojlógica MCMLoscilador de anilloPLLVCOORIGINAL14847-44696-1-PB.pdfapplication/pdf3301891https://repositorio.unal.edu.co/bitstream/unal/28858/1/14847-44696-1-PB.pdf4b8e24f4d3e4f901ea13e6343af2c2e8MD51THUMBNAIL14847-44696-1-PB.pdf.jpg14847-44696-1-PB.pdf.jpgGenerated Thumbnailimage/jpeg9035https://repositorio.unal.edu.co/bitstream/unal/28858/2/14847-44696-1-PB.pdf.jpg4f68835c825779a949a7cf6dc250e294MD52unal/28858oai:repositorio.unal.edu.co:unal/288582022-11-18 23:03:28.383Repositorio Institucional Universidad Nacional de Colombiarepositorio_nal@unal.edu.co