Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP
Las aplicaciones de las nuevas herramientas y dispositivos tecnológicos en sistemas digitales y procesamiento de señales nos permite utilizar estos elementos en diferentes campos de desarrollo en ingeniería. Teniendo en cuenta lo anterior y debido a que en el programa de Ingeniería Mecatrónica no ex...
- Autores:
-
Chío Cho, Nayibe
- Tipo de recurso:
- Investigation report
- Fecha de publicación:
- 2007
- Institución:
- Universidad Autónoma de Bucaramanga - UNAB
- Repositorio:
- Repositorio UNAB
- Idioma:
- spa
- OAI Identifier:
- oai:repository.unab.edu.co:20.500.12749/24827
- Acceso en línea:
- http://hdl.handle.net/20.500.12749/24827
- Palabra clave:
- Field programmable gate array (FPGA)
Verilog hardware description language (VHDL)
Complex programmable logical device (CPLD)
Digital signal processor (DSP)
Scientific investigation
Signal processing
Programmable logic devices
Programmable logic array
Investigación científica
Procesamiento de señales
Dispositivos lógicos programables
Matriz lógica programable
Matriz de puertas programables en campo (FPGA)
Lenguaje de descripción de hardware verilog (VHDL)
Dispositivo lógico programable complejo (CPLD)
Procesador de señal digital (DSP)
- Rights
- License
- http://creativecommons.org/licenses/by-nc-nd/2.5/co/
id |
UNAB2_48d1164db3d4d8fa530944cf9c060604 |
---|---|
oai_identifier_str |
oai:repository.unab.edu.co:20.500.12749/24827 |
network_acronym_str |
UNAB2 |
network_name_str |
Repositorio UNAB |
repository_id_str |
|
dc.title.spa.fl_str_mv |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
dc.title.translated.spa.fl_str_mv |
Technological development for the implementation of practices based on vhdl and dsp |
title |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
spellingShingle |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP Field programmable gate array (FPGA) Verilog hardware description language (VHDL) Complex programmable logical device (CPLD) Digital signal processor (DSP) Scientific investigation Signal processing Programmable logic devices Programmable logic array Investigación científica Procesamiento de señales Dispositivos lógicos programables Matriz lógica programable Matriz de puertas programables en campo (FPGA) Lenguaje de descripción de hardware verilog (VHDL) Dispositivo lógico programable complejo (CPLD) Procesador de señal digital (DSP) |
title_short |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
title_full |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
title_fullStr |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
title_full_unstemmed |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
title_sort |
Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSP |
dc.creator.fl_str_mv |
Chío Cho, Nayibe |
dc.contributor.author.none.fl_str_mv |
Chío Cho, Nayibe |
dc.contributor.cvlac.spa.fl_str_mv |
Chío Cho, Nayibe [0000375918] |
dc.contributor.googlescholar.spa.fl_str_mv |
Chío Cho, Nayibe [mModWy8AAAAJ] |
dc.contributor.orcid.spa.fl_str_mv |
Chío Cho, Nayibe [0000-0002-9459-4350] |
dc.contributor.researchgate.spa.fl_str_mv |
Chío Cho, Nayibe [Nayibe_Chio] |
dc.contributor.researchgroup.spa.fl_str_mv |
Grupo de Investigación Tecnologías de Información - GTI |
dc.contributor.apolounab.spa.fl_str_mv |
Chío Cho, Nayibe [nayibe-chío-cho] |
dc.contributor.linkedin.spa.fl_str_mv |
Chío Cho, Nayibe [nayibe-chio-cho-41a17724] |
dc.subject.keywords.spa.fl_str_mv |
Field programmable gate array (FPGA) Verilog hardware description language (VHDL) Complex programmable logical device (CPLD) Digital signal processor (DSP) Scientific investigation Signal processing Programmable logic devices Programmable logic array |
topic |
Field programmable gate array (FPGA) Verilog hardware description language (VHDL) Complex programmable logical device (CPLD) Digital signal processor (DSP) Scientific investigation Signal processing Programmable logic devices Programmable logic array Investigación científica Procesamiento de señales Dispositivos lógicos programables Matriz lógica programable Matriz de puertas programables en campo (FPGA) Lenguaje de descripción de hardware verilog (VHDL) Dispositivo lógico programable complejo (CPLD) Procesador de señal digital (DSP) |
dc.subject.lemb.spa.fl_str_mv |
Investigación científica Procesamiento de señales Dispositivos lógicos programables Matriz lógica programable |
dc.subject.proposal.spa.fl_str_mv |
Matriz de puertas programables en campo (FPGA) Lenguaje de descripción de hardware verilog (VHDL) Dispositivo lógico programable complejo (CPLD) Procesador de señal digital (DSP) |
description |
Las aplicaciones de las nuevas herramientas y dispositivos tecnológicos en sistemas digitales y procesamiento de señales nos permite utilizar estos elementos en diferentes campos de desarrollo en ingeniería. Teniendo en cuenta lo anterior y debido a que en el programa de Ingeniería Mecatrónica no existía documentación ni equipos para impartir un curso o realizar proyectos de grado, se buscaba que a través de la generación de este proyecto de investigación se tuviera un espacio para poder desarrollar todos los requerimientos necesarios donde al finalizar se tuviera un material pertinente para difundir a la comunidad académica. |
publishDate |
2007 |
dc.date.issued.none.fl_str_mv |
2007-10-30 |
dc.date.accessioned.none.fl_str_mv |
2024-05-27T15:51:32Z |
dc.date.available.none.fl_str_mv |
2024-05-27T15:51:32Z |
dc.type.eng.fl_str_mv |
Research report |
dc.type.coar.fl_str_mv |
http://purl.org/coar/resource_type/c_8042 |
dc.type.driver.spa.fl_str_mv |
info:eu-repo/semantics/workingPaper |
dc.type.local.spa.fl_str_mv |
Informe de investigación |
dc.type.coar.none.fl_str_mv |
http://purl.org/coar/resource_type/c_18ws |
dc.type.hasversion.spa.fl_str_mv |
info:eu-repo/semantics/acceptedVersion |
dc.type.redcol.none.fl_str_mv |
http://purl.org/redcol/resource_type/IFI |
format |
http://purl.org/coar/resource_type/c_18ws |
status_str |
acceptedVersion |
dc.identifier.uri.none.fl_str_mv |
http://hdl.handle.net/20.500.12749/24827 |
dc.identifier.instname.spa.fl_str_mv |
instname:Universidad Autónoma de Bucaramanga - UNAB |
dc.identifier.reponame.spa.fl_str_mv |
reponame:Repositorio Institucional UNAB |
dc.identifier.repourl.spa.fl_str_mv |
repourl:https://repository.unab.edu.co |
url |
http://hdl.handle.net/20.500.12749/24827 |
identifier_str_mv |
instname:Universidad Autónoma de Bucaramanga - UNAB reponame:Repositorio Institucional UNAB repourl:https://repository.unab.edu.co |
dc.language.iso.spa.fl_str_mv |
spa |
language |
spa |
dc.relation.references.spa.fl_str_mv |
www.altera.com www.iberchip.org www.vhadl.org www.eda.org www.cnm.es/IBM/libroVDHL www.actel.com www.triscend.com Digital electronic with VHDL. William Kleitz Microprocessor Design with VHDL. Enoch Hwong VHDL. Martinez y Alcalá VDHL. Pardo y Boluda VHDL. Programming by example. Douglas Perry VHDL el arte de programar sistemas digitales. Jessica Alcalá Digital signal Procesing with examples in MATLAB. Samuel Stearns Digital signal processing Applications with Motorola's DSP56002 Processor. Mohammed El- Sharkawy Digital Signal Processing Using the Motorola DSP Family. Robert Simpson Digital Signal Processing Applications with Motorola's DSP56000 Family. Mohammed El- Sharkawy. Signal Processing, Image Processing and Graphics Applications with Motorola's DSP96002 Processor. Mohammed El-Sharkawy. |
dc.relation.uriapolo.spa.fl_str_mv |
https://apolo.unab.edu.co/en/persons/nayibe-ch%C3%ADo-cho |
dc.rights.coar.fl_str_mv |
http://purl.org/coar/access_right/c_abf2 |
dc.rights.uri.*.fl_str_mv |
http://creativecommons.org/licenses/by-nc-nd/2.5/co/ |
dc.rights.local.spa.fl_str_mv |
Abierto (Texto Completo) |
dc.rights.creativecommons.*.fl_str_mv |
Atribución-NoComercial-SinDerivadas 2.5 Colombia |
rights_invalid_str_mv |
http://creativecommons.org/licenses/by-nc-nd/2.5/co/ Abierto (Texto Completo) Atribución-NoComercial-SinDerivadas 2.5 Colombia http://purl.org/coar/access_right/c_abf2 |
dc.format.mimetype.spa.fl_str_mv |
application/pdf |
dc.coverage.spatial.spa.fl_str_mv |
Bucaramanga (Santander, Colombia) |
dc.coverage.temporal.spa.fl_str_mv |
2007 |
dc.coverage.campus.spa.fl_str_mv |
UNAB Campus Bucaramanga |
dc.publisher.grantor.spa.fl_str_mv |
Universidad Autónoma de Bucaramanga UNAB |
dc.publisher.faculty.spa.fl_str_mv |
Facultad Ingeniería |
institution |
Universidad Autónoma de Bucaramanga - UNAB |
bitstream.url.fl_str_mv |
https://repository.unab.edu.co/bitstream/20.500.12749/24827/1/Informe%20de%20Investigaci%c3%b3n%20%281%29.pdf https://repository.unab.edu.co/bitstream/20.500.12749/24827/2/Licencia.pdf https://repository.unab.edu.co/bitstream/20.500.12749/24827/3/license.txt https://repository.unab.edu.co/bitstream/20.500.12749/24827/4/Informe%20de%20Investigaci%c3%b3n%20%281%29.pdf.jpg https://repository.unab.edu.co/bitstream/20.500.12749/24827/5/Licencia.pdf.jpg |
bitstream.checksum.fl_str_mv |
784032555302be99a1459eb30cd20611 6b85a6bba8d05f259e8d97f55ac6059e 3755c0cfdb77e29f2b9125d7a45dd316 dbb7a852c62a43c25ac41c40b6a1bf40 c6a23ffb402e7cfbbeb4a4d737be54d3 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 MD5 MD5 |
repository.name.fl_str_mv |
Repositorio Institucional | Universidad Autónoma de Bucaramanga - UNAB |
repository.mail.fl_str_mv |
repositorio@unab.edu.co |
_version_ |
1814277522504810496 |
spelling |
Chío Cho, Nayibe7e9a7a41-2231-477e-a29d-5f68921283ecChío Cho, Nayibe [0000375918]Chío Cho, Nayibe [mModWy8AAAAJ]Chío Cho, Nayibe [0000-0002-9459-4350]Chío Cho, Nayibe [Nayibe_Chio]Grupo de Investigación Tecnologías de Información - GTIChío Cho, Nayibe [nayibe-chío-cho]Chío Cho, Nayibe [nayibe-chio-cho-41a17724]Bucaramanga (Santander, Colombia)2007UNAB Campus Bucaramanga2024-05-27T15:51:32Z2024-05-27T15:51:32Z2007-10-30http://hdl.handle.net/20.500.12749/24827instname:Universidad Autónoma de Bucaramanga - UNABreponame:Repositorio Institucional UNABrepourl:https://repository.unab.edu.coLas aplicaciones de las nuevas herramientas y dispositivos tecnológicos en sistemas digitales y procesamiento de señales nos permite utilizar estos elementos en diferentes campos de desarrollo en ingeniería. Teniendo en cuenta lo anterior y debido a que en el programa de Ingeniería Mecatrónica no existía documentación ni equipos para impartir un curso o realizar proyectos de grado, se buscaba que a través de la generación de este proyecto de investigación se tuviera un espacio para poder desarrollar todos los requerimientos necesarios donde al finalizar se tuviera un material pertinente para difundir a la comunidad académica.1. Descripción del Proyecto 2. Sinopsis 3. Resumen 3.1. Objetivos 3.2. Conclusiones 4. Informe de Resultados 4.1. Equipo 4.2. Manuales VHDL - DSP 4.3. Publicaciones 4.4. Organización del semillero 4.5. Diseño de un curso de capacitación — Educación Continua 4.6. Ponencia Nacional 4.7. Resultados Indirectos Vinculación al ISTEC y Capacitación 4.8. Formación de Recursos Humanos 4.9. Generación de nuevo conocimiento 4.10. Fortalecimiento de la comunidad científica 4.11. Dirigidos a la apropiación social del conocimiento 5. Impactos 6. Informe financieroThe applications of new technological tools and devices in digital systems and signal processing allow us to use these elements in different fields of engineering development. Taking into account the above and because in the Mechatronics Engineering program there was no documentation or equipment to teach a course or carry out degree projects, it was sought that through the generation of this research project there would be a space to be able to develop all the necessary requirements where at the end there would be relevant material to disseminate to the academic community.Modalidad Presencialapplication/pdfspahttp://creativecommons.org/licenses/by-nc-nd/2.5/co/Abierto (Texto Completo)Atribución-NoComercial-SinDerivadas 2.5 Colombiahttp://purl.org/coar/access_right/c_abf2Desarrollo tecnológico para la implementación de practicas basados en VHDL y DSPTechnological development for the implementation of practices based on vhdl and dspResearch reportinfo:eu-repo/semantics/workingPaperInforme de investigaciónhttp://purl.org/coar/resource_type/c_18wshttp://purl.org/coar/resource_type/c_8042info:eu-repo/semantics/acceptedVersionhttp://purl.org/redcol/resource_type/IFIUniversidad Autónoma de Bucaramanga UNABFacultad IngenieríaField programmable gate array (FPGA)Verilog hardware description language (VHDL)Complex programmable logical device (CPLD)Digital signal processor (DSP)Scientific investigationSignal processingProgrammable logic devicesProgrammable logic arrayInvestigación científicaProcesamiento de señalesDispositivos lógicos programablesMatriz lógica programableMatriz de puertas programables en campo (FPGA)Lenguaje de descripción de hardware verilog (VHDL)Dispositivo lógico programable complejo (CPLD)Procesador de señal digital (DSP)www.altera.comwww.iberchip.orgwww.vhadl.orgwww.eda.orgwww.cnm.es/IBM/libroVDHLwww.actel.comwww.triscend.comDigital electronic with VHDL. William KleitzMicroprocessor Design with VHDL. Enoch HwongVHDL. Martinez y AlcaláVDHL. Pardo y BoludaVHDL. Programming by example. Douglas PerryVHDL el arte de programar sistemas digitales. Jessica AlcaláDigital signal Procesing with examples in MATLAB. Samuel StearnsDigital signal processing Applications with Motorola's DSP56002 Processor. Mohammed El- SharkawyDigital Signal Processing Using the Motorola DSP Family. Robert SimpsonDigital Signal Processing Applications with Motorola's DSP56000 Family. Mohammed El- Sharkawy.Signal Processing, Image Processing and Graphics Applications with Motorola's DSP96002 Processor. Mohammed El-Sharkawy.https://apolo.unab.edu.co/en/persons/nayibe-ch%C3%ADo-choORIGINALInforme de Investigación (1).pdfInforme de Investigación (1).pdfInforme de Investigaciónapplication/pdf23581239https://repository.unab.edu.co/bitstream/20.500.12749/24827/1/Informe%20de%20Investigaci%c3%b3n%20%281%29.pdf784032555302be99a1459eb30cd20611MD51open accessLicencia.pdfLicencia.pdfPresentación de informeapplication/pdf7944813https://repository.unab.edu.co/bitstream/20.500.12749/24827/2/Licencia.pdf6b85a6bba8d05f259e8d97f55ac6059eMD52metadata only accessLICENSElicense.txtlicense.txttext/plain; charset=utf-8829https://repository.unab.edu.co/bitstream/20.500.12749/24827/3/license.txt3755c0cfdb77e29f2b9125d7a45dd316MD53open accessTHUMBNAILInforme de Investigación (1).pdf.jpgInforme de Investigación (1).pdf.jpgIM Thumbnailimage/jpeg7030https://repository.unab.edu.co/bitstream/20.500.12749/24827/4/Informe%20de%20Investigaci%c3%b3n%20%281%29.pdf.jpgdbb7a852c62a43c25ac41c40b6a1bf40MD54open accessLicencia.pdf.jpgLicencia.pdf.jpgIM Thumbnailimage/jpeg10084https://repository.unab.edu.co/bitstream/20.500.12749/24827/5/Licencia.pdf.jpgc6a23ffb402e7cfbbeb4a4d737be54d3MD55metadata only access20.500.12749/24827oai:repository.unab.edu.co:20.500.12749/248272024-05-27 22:01:42.581open accessRepositorio Institucional | Universidad Autónoma de Bucaramanga - UNABrepositorio@unab.edu.coRUwoTE9TKSBBVVRPUihFUyksIG1hbmlmaWVzdGEobWFuaWZlc3RhbW9zKSBxdWUgbGEgb2JyYSBvYmpldG8gZGUgbGEgcHJlc2VudGUgYXV0b3JpemFjacOzbiBlcyBvcmlnaW5hbCB5IGxhIHJlYWxpesOzIHNpbiB2aW9sYXIgbyB1c3VycGFyIGRlcmVjaG9zIGRlIGF1dG9yIGRlIHRlcmNlcm9zLCBwb3IgbG8gdGFudG8sIGxhIG9icmEgZXMgZGUgZXhjbHVzaXZhIGF1dG9yw61hIHkgdGllbmUgbGEgdGl0dWxhcmlkYWQgc29icmUgbGEgbWlzbWEuCgpFbiBjYXNvIGRlIHByZXNlbnRhcnNlIGN1YWxxdWllciByZWNsYW1hY2nDs24gbyBhY2Npw7NuIHBvciBwYXJ0ZSBkZSB1biB0ZXJjZXJvIGVuIGN1YW50byBhIGxvcyBkZXJlY2hvcyBkZSBhdXRvciBzb2JyZSBsYSBvYnJhIGVuIGN1ZXN0acOzbi4gRWwgQVVUT1IgYXN1bWlyw6EgdG9kYSBsYSByZXNwb25zYWJpbGlkYWQsIHkgc2FsZHLDoSBlbiBkZWZlbnNhIGRlIGxvcyBkZXJlY2hvcyBhcXXDrSBhdXRvcml6YWRvcywgcGFyYSB0b2RvcyBsb3MgZWZlY3RvcyBsYSBVTkFCIGFjdMO6YSBjb21vIHVuIHRlcmNlcm8gZGUgYnVlbmEgZmUuCgpFbCBBVVRPUiBhdXRvcml6YSBhIGxhIFVuaXZlcnNpZGFkIEF1dMOzbm9tYSBkZSBCdWNhcmFtYW5nYSBwYXJhIHF1ZSBlbiBsb3MgdMOpcm1pbm9zIGVzdGFibGVjaWRvcyBlbiBsYSBMZXkgMjMgZGUgMTk4MiwgTGV5IDQ0IGRlIDE5OTMsIERlY2lzacOzbiBBbmRpbmEgMzUxIGRlIDE5OTMgeSBkZW3DoXMgbm9ybWFzIGdlbmVyYWxlcyBzb2JyZSBsYSBtYXRlcmlhLCB1dGlsaWNlIGxhIG9icmEgb2JqZXRvIGRlIGxhIHByZXNlbnRlIGF1dG9yaXphY2nDs24uCg== |