Design of digital-to-analog converter in 180nm cmos technology for soc application

Este artículo presenta el diseño de un convertidor digital a analógico (DAC) de 12 bits basado en una arquitectura capacitiva diferencial (CDAC) con split-capacitor construido mediante el arreglo de un capacitor en paralelo con dos capacitores en serie de valor unitario. El DAC se implementó utiliza...

Full description

Autores:
Chacon Sanchez, Eder Zamir
Tipo de recurso:
http://purl.org/coar/version/c_b1a7d7d4d402bcce
Fecha de publicación:
2018
Institución:
Universidad Industrial de Santander
Repositorio:
Repositorio UIS
Idioma:
spa
OAI Identifier:
oai:noesis.uis.edu.co:20.500.14071/37831
Acceso en línea:
https://noesis.uis.edu.co/handle/20.500.14071/37831
https://noesis.uis.edu.co
Palabra clave:
Error Dnl
Condensador Divisor
Condensador Unitario
Calibración
Dac
Condensador Mom.
Split-Capacitor
Dnl Error
Unit Capacitor
Calibration
Dac
Mom Capacitor
Rights
License
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0)
Description
Summary:Este artículo presenta el diseño de un convertidor digital a analógico (DAC) de 12 bits basado en una arquitectura capacitiva diferencial (CDAC) con split-capacitor construido mediante el arreglo de un capacitor en paralelo con dos capacitores en serie de valor unitario. El DAC se implementó utilizando una tecnología CMOS estándar de 180 nm. Se usaron capacitores de metal-óxido-metal (MOM) para implementar un diseño interdigitado con distribución centroide común y capacitores dummy para reducir el acoplamiento y los efectos de desajuste. Se aplica un método de calibración mediante asignación de una palabra digital con capacidad de ser modificada según sea conveniente para mejorar el error de DNL existente, la calibración utiliza una máquina de estados finitos y un banco de condensadores adicionales ubicados en el lado del bit menos significativo del diseño con una resolución de un cuarto de capacitor unitario. Las simulaciones post-layout muestran una no linealidad integral y diferencial menor que 1 LSB respectivamente, a una frecuencia de muestreo de 10 MHz. El circuito diseñado ocupa un área total de 0.0544mm2 (160µm X 340µm), con un consumo actual de 3.046µA. El DAC se puede utilizar para fines de trimming y calibración de circuitos analógicos de señal mixta en aplicaciones de Sistemas en Chip (SoC).