Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos
El diseño de circuitos integrados analógicos necesita ser automatizado. La generación automática del layout a partir de las especificaciones dadas no es todavía posible o necesita una considerable capacidad de cálculo. En efecto, la determinación de la topología de los circuitos, el tamaño de los co...
- Autores:
-
Herrera Gamba, Diana Carolina
- Tipo de recurso:
- http://purl.org/coar/version/c_b1a7d7d4d402bcce
- Fecha de publicación:
- 2006
- Institución:
- Universidad Industrial de Santander
- Repositorio:
- Repositorio UIS
- Idioma:
- spa
- OAI Identifier:
- oai:noesis.uis.edu.co:20.500.14071/18411
- Palabra clave:
- Concepción de circuitos electrónicos analógicos
Optimización
Design of integrated analog circuits
Optimization
Automation.
- Rights
- License
- Attribution-NonCommercial 4.0 International (CC BY-NC 4.0)
id |
UISANTADR2_59c82c2344018fbb42b13df432ccab2e |
---|---|
oai_identifier_str |
oai:noesis.uis.edu.co:20.500.14071/18411 |
network_acronym_str |
UISANTADR2 |
network_name_str |
Repositorio UIS |
repository_id_str |
|
dc.title.none.fl_str_mv |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
dc.title.english.none.fl_str_mv |
Study and accomplishment of an interface of communication in an heterogeneous environment. cosimulation between matlab and cadence in view of the automated optimization of integrated analog circuits |
title |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
spellingShingle |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos Concepción de circuitos electrónicos analógicos Optimización Design of integrated analog circuits Optimization Automation. |
title_short |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
title_full |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
title_fullStr |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
title_full_unstemmed |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
title_sort |
Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicos |
dc.creator.fl_str_mv |
Herrera Gamba, Diana Carolina |
dc.contributor.advisor.none.fl_str_mv |
Smith, Anthony K. |
dc.contributor.author.none.fl_str_mv |
Herrera Gamba, Diana Carolina |
dc.subject.none.fl_str_mv |
Concepción de circuitos electrónicos analógicos Optimización |
topic |
Concepción de circuitos electrónicos analógicos Optimización Design of integrated analog circuits Optimization Automation. |
dc.subject.keyword.none.fl_str_mv |
Design of integrated analog circuits Optimization Automation. |
description |
El diseño de circuitos integrados analógicos necesita ser automatizado. La generación automática del layout a partir de las especificaciones dadas no es todavía posible o necesita una considerable capacidad de cálculo. En efecto, la determinación de la topología de los circuitos, el tamaño de los componentes además de su posición sobre el silicio son tareas complejas que hay que realizar para responder a las especificaciones esperadas. Actualmente, la concepción de circuitos digitales está automatizada mientras que este no es el caso para la concepción automática de circuitos analógicos. Por ejemplo, si la electrónica analógica conforma el 20 % dentro de la arquitectura de un sistema electrónico mixto (analógico y digital), el tiempo de concepción de esta parte corresponde al 80 % del tiempo de concepción global. Este trabajo contribuye a la realización de un sistema de síntesis automática de circuitos analógicos. En particular, se intervino sobre la cosimulación entre Matlab y Cadence en vista de la optimización automatizada de circuitos analógicos. Se elaboró una metodología de comunicación entre dos aplicaciones heterogéneas. Esta fue validada y puesta en marcha dentro del contexto de la optimización de circuitos analógicos. De esta forma, se permitió el intercambio de datos entre Matlab y Cadence (datos del punto de reposo, especificaciones requeridas, etc.). |
publishDate |
2006 |
dc.date.available.none.fl_str_mv |
2006 2024-03-03T16:06:41Z |
dc.date.created.none.fl_str_mv |
2006 |
dc.date.issued.none.fl_str_mv |
2006 |
dc.date.accessioned.none.fl_str_mv |
2024-03-03T16:06:41Z |
dc.type.local.none.fl_str_mv |
Tesis/Trabajo de grado - Monografía - Pregrado |
dc.type.hasversion.none.fl_str_mv |
http://purl.org/coar/resource_type/c_7a1f |
dc.type.coar.none.fl_str_mv |
http://purl.org/coar/version/c_b1a7d7d4d402bcce |
format |
http://purl.org/coar/version/c_b1a7d7d4d402bcce |
dc.identifier.uri.none.fl_str_mv |
https://noesis.uis.edu.co/handle/20.500.14071/18411 |
dc.identifier.instname.none.fl_str_mv |
Universidad Industrial de Santander |
dc.identifier.reponame.none.fl_str_mv |
Universidad Industrial de Santander |
dc.identifier.repourl.none.fl_str_mv |
https://noesis.uis.edu.co |
url |
https://noesis.uis.edu.co/handle/20.500.14071/18411 https://noesis.uis.edu.co |
identifier_str_mv |
Universidad Industrial de Santander |
dc.language.iso.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
http://creativecommons.org/licenses/by/4.0/ |
dc.rights.coar.fl_str_mv |
http://purl.org/coar/access_right/c_abf2 |
dc.rights.license.none.fl_str_mv |
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0) |
dc.rights.uri.none.fl_str_mv |
http://creativecommons.org/licenses/by-nc/4.0 |
dc.rights.creativecommons.none.fl_str_mv |
Atribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0) |
rights_invalid_str_mv |
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0) http://creativecommons.org/licenses/by/4.0/ http://creativecommons.org/licenses/by-nc/4.0 Atribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0) http://purl.org/coar/access_right/c_abf2 |
dc.format.mimetype.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Universidad Industrial de Santander |
dc.publisher.faculty.none.fl_str_mv |
Facultad de Ingenierías Fisicomecánicas |
dc.publisher.program.none.fl_str_mv |
Ingeniería Electrónica |
dc.publisher.school.none.fl_str_mv |
Escuela de Ingenierías Eléctrica, Electrónica y Telecomunicaciones |
publisher.none.fl_str_mv |
Universidad Industrial de Santander |
institution |
Universidad Industrial de Santander |
bitstream.url.fl_str_mv |
https://noesis.uis.edu.co/bitstreams/55440799-79cc-424f-8cb6-dd2af5ae76bd/download https://noesis.uis.edu.co/bitstreams/4ffdf3dd-0d8c-4729-8ce6-1c83f02d84eb/download |
bitstream.checksum.fl_str_mv |
8d92a5ffaf7603b9e09659b0b785f852 b20dc1b2014aeabc2fe8b4bc92222939 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 |
repository.name.fl_str_mv |
DSpace at UIS |
repository.mail.fl_str_mv |
noesis@uis.edu.co |
_version_ |
1814095206886146048 |
spelling |
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0)http://creativecommons.org/licenses/by/4.0/http://creativecommons.org/licenses/by-nc/4.0Atribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0)http://purl.org/coar/access_right/c_abf2Smith, Anthony K.Herrera Gamba, Diana Carolina2024-03-03T16:06:41Z20062024-03-03T16:06:41Z20062006https://noesis.uis.edu.co/handle/20.500.14071/18411Universidad Industrial de SantanderUniversidad Industrial de Santanderhttps://noesis.uis.edu.coEl diseño de circuitos integrados analógicos necesita ser automatizado. La generación automática del layout a partir de las especificaciones dadas no es todavía posible o necesita una considerable capacidad de cálculo. En efecto, la determinación de la topología de los circuitos, el tamaño de los componentes además de su posición sobre el silicio son tareas complejas que hay que realizar para responder a las especificaciones esperadas. Actualmente, la concepción de circuitos digitales está automatizada mientras que este no es el caso para la concepción automática de circuitos analógicos. Por ejemplo, si la electrónica analógica conforma el 20 % dentro de la arquitectura de un sistema electrónico mixto (analógico y digital), el tiempo de concepción de esta parte corresponde al 80 % del tiempo de concepción global. Este trabajo contribuye a la realización de un sistema de síntesis automática de circuitos analógicos. En particular, se intervino sobre la cosimulación entre Matlab y Cadence en vista de la optimización automatizada de circuitos analógicos. Se elaboró una metodología de comunicación entre dos aplicaciones heterogéneas. Esta fue validada y puesta en marcha dentro del contexto de la optimización de circuitos analógicos. De esta forma, se permitió el intercambio de datos entre Matlab y Cadence (datos del punto de reposo, especificaciones requeridas, etc.).PregradoIngeniero ElectrónicoThe design of integrated analog circuits has the goal of being automated. The automated generation of the layout with given specifications is not yet possible and needs a considerable performance for the calculations. Indeed determination of circuits topologies, components size thus their placement on the silicon are as much complex tasks to realize with the awaited specifications. Presently the design of digital circuits is well automated whereas it is absolutely not the case for analog circuits. With this work we contribute to set up an automated analog circuits synthesis system. In particular we engage in the cosimulation VI VII Matlab and Cadence with regard to the automated optimization of analog circuits. We have developed a method of communication among two heterogeneous applications. This approach has been validated and established in the framework of analog circuits’ optimization. Thus we have allowed data exchange between Matlab and Cadence (operating point data, specifications, etc.).application/pdfspaUniversidad Industrial de SantanderFacultad de Ingenierías FisicomecánicasIngeniería ElectrónicaEscuela de Ingenierías Eléctrica, Electrónica y TelecomunicacionesConcepción de circuitos electrónicos analógicosOptimizaciónDesign of integrated analog circuitsOptimizationAutomation.Estudio y realización de una interfaz de comunicación en un medio heterogéneo cosimulacion matlab-cadence en vista de la optimización automatizada de circuitos electrónicos analógicosStudy and accomplishment of an interface of communication in an heterogeneous environment. cosimulation between matlab and cadence in view of the automated optimization of integrated analog circuitsTesis/Trabajo de grado - Monografía - Pregradohttp://purl.org/coar/resource_type/c_7a1fhttp://purl.org/coar/version/c_b1a7d7d4d402bcceORIGINALDocumento.pdfapplication/pdf2401895https://noesis.uis.edu.co/bitstreams/55440799-79cc-424f-8cb6-dd2af5ae76bd/download8d92a5ffaf7603b9e09659b0b785f852MD51Nota de proyecto.pdfapplication/pdf1424954https://noesis.uis.edu.co/bitstreams/4ffdf3dd-0d8c-4729-8ce6-1c83f02d84eb/downloadb20dc1b2014aeabc2fe8b4bc92222939MD5220.500.14071/18411oai:noesis.uis.edu.co:20.500.14071/184112024-03-03 11:06:41.867http://creativecommons.org/licenses/by-nc/4.0http://creativecommons.org/licenses/by/4.0/open.accesshttps://noesis.uis.edu.coDSpace at UISnoesis@uis.edu.co |