Implementación de un algoritmo para el proceso de estimación de movimiento de un codificador basado en el estándar H.264 sobre un dispositivo hardware programable

Este trabajo presenta el diseño de un algoritmo de estimación de movimiento que puede ser implementado en una plataforma hardware programable FPGA, con el fin de apoyar el desarrollo de conversores de video universales que puedan ser fácilmente implementados en aplicaciones de telemedicina aportando...

Full description

Autores:
Álvarez Bosa, Rafael
Tipo de recurso:
Masters Thesis
Fecha de publicación:
2017
Institución:
Universidad Santo Tomás
Repositorio:
Repositorio Institucional USTA
Idioma:
spa
OAI Identifier:
oai:repository.usta.edu.co:11634/10475
Acceso en línea:
http://hdl.handle.net/11634/10475
Palabra clave:
Hardware
Almacenamiento de información
Transmisión de imágenes
Igualación de bloques
Macrobloque
Codificación de Video
Estimación de movimiento
Rights
openAccess
License
Atribución-NoComercial-SinDerivadas 2.5 Colombia
Description
Summary:Este trabajo presenta el diseño de un algoritmo de estimación de movimiento que puede ser implementado en una plataforma hardware programable FPGA, con el fin de apoyar el desarrollo de conversores de video universales que puedan ser fácilmente implementados en aplicaciones de telemedicina aportando así en la alianza USTA-FCV. Para realizar este trabajo se analizaron las necesidades del proyecto, se identificaron las oportunidades de contribuir con la estimación de movimiento para plataformas hardware programable. Se profundizo en el estado del arte y el marco referencia de las técnicas de estimación de movimiento, generando a partir de este conocimiento adquirido prototipos que fueron evolucionando hasta lograr un algoritmo que puede determinar vectores de movimiento.