Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL

AbstractThe article describes the design of a hardware fuzzy controller. These devices are usually builded for an specific plant difficulting its range of applicability. The presented development is based on a parametizable fuzzy processor, it allows being configurated for use in the control of vary...

Full description

Autores:
Agenor Polo Zabaleta; Programa Jóvenes Investigadores Colciencias 2006
Mario Esmeral Palacio; Universidad del Norte
Tipo de recurso:
Fecha de publicación:
2011
Institución:
Universidad del Norte
Repositorio:
Repositorio Uninorte
Idioma:
spa
OAI Identifier:
oai:manglar.uninorte.edu.co:10584/3949
Acceso en línea:
http://rcientificas.uninorte.edu.co/index.php/ingenieria/article/view/2105
http://hdl.handle.net/10584/3949
Palabra clave:
Rights
License
http://purl.org/coar/access_right/c_abf2
id REPOUNORT2_2e836feddc1c41a668a3648fefd70e62
oai_identifier_str oai:manglar.uninorte.edu.co:10584/3949
network_acronym_str REPOUNORT2
network_name_str Repositorio Uninorte
repository_id_str
spelling Agenor Polo Zabaleta; Programa Jóvenes Investigadores Colciencias 2006Mario Esmeral Palacio; Universidad del NortePrograma Jóvenes investigadores Colciencias, Convenio N° 090-2006.Programa Jóvenes investigadores Colciencias, Convenio N° 090-2006.Colombia2013-08-31T23:10:09Z2013-08-31T23:10:09Z2011-08-01http://rcientificas.uninorte.edu.co/index.php/ingenieria/article/view/2105http://hdl.handle.net/10584/3949AbstractThe article describes the design of a hardware fuzzy controller. These devices are usually builded for an specific plant difficulting its range of applicability. The presented development is based on a parametizable fuzzy processor, it allows being configurated for use in the control of vary plants without hardware variation. In this case is possible to modify, using Mamdani type rules, the partition of the discourse’s universe for each input variable from 1 to 5 fuzzy sets, with triangular or G-linear membership functions for the input variables and singleton type sets for the output, reducing the calculation complexity of the defuzzyfier. The development was implemented using VHDL and synthesized inside an ALTERA Cyclone Ep1c20f400c7 FPGA device. The proposed design has a capacity for 2 input and 1 output port, using a 10 bits resolution at each one (input and output). The paper shows the results and conclusions about design’s synthesis, as well as a comparison with a traditional PID controller.En este artículo se describe el diseño de un controlador difuso en hardware. Estos dispositivos normalmente son construidos para una planta en específico, lo cual dificulta su rango de aplicabilidad. El desarrollo presentado se basa en un procesador difuso parametrizable, lo que permite su configuración para ser utilizado en el control de distintas plantas sin variar su hardware. En este caso es posible modificar, utilizando reglas tipo Mamdani, la partición del universo de discurso de cada variable de entrada desde 1 hasta 5 conjuntos difusos, con funciones de membresía triangular o G-linear para las variables de entrada y conjuntos tipo singleton para la salida, lo cual reduce la complejidad de cálculo del desdifusificador. El desarrollo fue implementado mediante VHDL y sintetizado en un FPGA Cyclone Ep1c20f400c7 de ALTERA. El diseño propuesto tiene una capacidad para dos puertos de entrada y uno de salida, empleando una resolución de 10 bits en cada uno (tanto de entrada como de salida). El artículo presenta los resultados y las conclusiones de la síntesis del diseño, así como una comparación con un controlador PID tradicional.application/pdfspaUniversidad del NorteRevista Científica Ingeniería y Desarrollo; No 22 (2007): Julio - Diciembre; 107-123instname:Universidad del Nortereponame:Repositorio Digital de la Universidad del NorteControlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDLarticlepublishedVersionhttp://purl.org/coar/version/c_970fb48d4fbd8a85http://purl.org/coar/resource_type/c_6501http://purl.org/coar/access_right/c_abf210584/3949oai:172.16.14.36:10584/39492015-10-07 01:47:20.065Repositorio Digital de la Universidad del Nortemauribe@uninorte.edu.co
dc.title.none.fl_str_mv Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
title Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
spellingShingle Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
title_short Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
title_full Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
title_fullStr Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
title_full_unstemmed Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
title_sort Controlador difuso parametrizable basado en un núcleo de procesamiento reconfigurable descrito en VHDL
dc.creator.fl_str_mv Agenor Polo Zabaleta; Programa Jóvenes Investigadores Colciencias 2006
Mario Esmeral Palacio; Universidad del Norte
dc.contributor.author.none.fl_str_mv Agenor Polo Zabaleta; Programa Jóvenes Investigadores Colciencias 2006
Mario Esmeral Palacio; Universidad del Norte
dc.contributor.other.none.fl_str_mv Programa Jóvenes investigadores Colciencias, Convenio N° 090-2006.
Programa Jóvenes investigadores Colciencias, Convenio N° 090-2006.
description AbstractThe article describes the design of a hardware fuzzy controller. These devices are usually builded for an specific plant difficulting its range of applicability. The presented development is based on a parametizable fuzzy processor, it allows being configurated for use in the control of vary plants without hardware variation. In this case is possible to modify, using Mamdani type rules, the partition of the discourse’s universe for each input variable from 1 to 5 fuzzy sets, with triangular or G-linear membership functions for the input variables and singleton type sets for the output, reducing the calculation complexity of the defuzzyfier. The development was implemented using VHDL and synthesized inside an ALTERA Cyclone Ep1c20f400c7 FPGA device. The proposed design has a capacity for 2 input and 1 output port, using a 10 bits resolution at each one (input and output). The paper shows the results and conclusions about design’s synthesis, as well as a comparison with a traditional PID controller.
publishDate 2011
dc.date.issued.none.fl_str_mv 2011-08-01
dc.date.accessioned.none.fl_str_mv 2013-08-31T23:10:09Z
dc.date.available.none.fl_str_mv 2013-08-31T23:10:09Z
dc.type.none.fl_str_mv article
dc.type.coarversion.fl_str_mv http://purl.org/coar/version/c_970fb48d4fbd8a85
dc.type.coar.fl_str_mv http://purl.org/coar/resource_type/c_6501
dc.type.hasVersion.none.fl_str_mv publishedVersion
dc.identifier.other.none.fl_str_mv http://rcientificas.uninorte.edu.co/index.php/ingenieria/article/view/2105
dc.identifier.uri.none.fl_str_mv http://hdl.handle.net/10584/3949
url http://rcientificas.uninorte.edu.co/index.php/ingenieria/article/view/2105
http://hdl.handle.net/10584/3949
dc.language.iso.none.fl_str_mv spa
language spa
dc.relation.ispartof.none.fl_str_mv Revista Científica Ingeniería y Desarrollo; No 22 (2007): Julio - Diciembre; 107-123
dc.rights.coar.fl_str_mv http://purl.org/coar/access_right/c_abf2
rights_invalid_str_mv http://purl.org/coar/access_right/c_abf2
dc.format.none.fl_str_mv application/pdf
dc.coverage.spatial.none.fl_str_mv Colombia
dc.publisher.none.fl_str_mv Universidad del Norte
publisher.none.fl_str_mv Universidad del Norte
dc.source.none.fl_str_mv instname:Universidad del Norte
reponame:Repositorio Digital de la Universidad del Norte
instname_str Universidad del Norte
institution Universidad del Norte
reponame_str Repositorio Digital de la Universidad del Norte
collection Repositorio Digital de la Universidad del Norte
repository.name.fl_str_mv Repositorio Digital de la Universidad del Norte
repository.mail.fl_str_mv mauribe@uninorte.edu.co
_version_ 1808401276016263168