Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA
Considerando que el estado actual del poliscopio no es funcional, que es un equipo de mucha antigüedad, lo que hace difícil conseguir sus refacciones, y teniendo en cuenta que El Departamento de Telecomunicaciones de la FIET cuenta con la FPGA Spartan 3A Starter kit de la compañía Xilinx® cuya explo...
- Autores:
-
Motta Gómez, Jhonatan
Reyes, Diego Fernando
- Tipo de recurso:
- Trabajo de grado de pregrado
- Fecha de publicación:
- 2010
- Institución:
- Universidad del Cauca
- Repositorio:
- Repositorio Unicauca
- Idioma:
- spa
- OAI Identifier:
- oai:repositorio.unicauca.edu.co:123456789/1965
- Acceso en línea:
- http://repositorio.unicauca.edu.co:8080/xmlui/handle/123456789/1965
- Palabra clave:
- Análisis de señales
Poliscopio
Curvas
Voltaje-frecuencia
FPGA
- Rights
- License
- https://creativecommons.org/licenses/by-nc-nd/4.0/
id |
REPOCAUCA2_f7c1a70e466bb7a90d2d6475fa7afc9d |
---|---|
oai_identifier_str |
oai:repositorio.unicauca.edu.co:123456789/1965 |
network_acronym_str |
REPOCAUCA2 |
network_name_str |
Repositorio Unicauca |
repository_id_str |
|
dc.title.spa.fl_str_mv |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
title |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
spellingShingle |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA Análisis de señales Poliscopio Curvas Voltaje-frecuencia FPGA |
title_short |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
title_full |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
title_fullStr |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
title_full_unstemmed |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
title_sort |
Implementación de un sistema de análisis de señales tipo poliscopio utilizando FPGA |
dc.creator.fl_str_mv |
Motta Gómez, Jhonatan Reyes, Diego Fernando |
dc.contributor.author.none.fl_str_mv |
Motta Gómez, Jhonatan Reyes, Diego Fernando |
dc.subject.spa.fl_str_mv |
Análisis de señales Poliscopio Curvas Voltaje-frecuencia |
topic |
Análisis de señales Poliscopio Curvas Voltaje-frecuencia FPGA |
dc.subject.eng.fl_str_mv |
FPGA |
description |
Considerando que el estado actual del poliscopio no es funcional, que es un equipo de mucha antigüedad, lo que hace difícil conseguir sus refacciones, y teniendo en cuenta que El Departamento de Telecomunicaciones de la FIET cuenta con la FPGA Spartan 3A Starter kit de la compañía Xilinx® cuya exploración ha sido mínima, se plantea como objetivo principal de este proyecto Implementar un sistema de análisis de señales tipo poliscopio utilizando FPGA. |
publishDate |
2010 |
dc.date.issued.none.fl_str_mv |
2010 |
dc.date.accessioned.none.fl_str_mv |
2020-02-05T20:39:13Z |
dc.date.available.none.fl_str_mv |
2020-02-05T20:39:13Z |
dc.type.spa.fl_str_mv |
Trabajos de grado |
dc.type.coarversion.fl_str_mv |
http://purl.org/coar/version/c_970fb48d4fbd8a85 |
dc.type.driver.none.fl_str_mv |
info:eu-repo/semantics/bachelorThesis |
dc.type.coar.none.fl_str_mv |
http://purl.org/coar/resource_type/c_7a1f |
format |
http://purl.org/coar/resource_type/c_7a1f |
dc.identifier.uri.none.fl_str_mv |
http://repositorio.unicauca.edu.co:8080/xmlui/handle/123456789/1965 |
dc.identifier.instname.none.fl_str_mv |
|
dc.identifier.reponame.none.fl_str_mv |
|
dc.identifier.repourl.none.fl_str_mv |
|
url |
http://repositorio.unicauca.edu.co:8080/xmlui/handle/123456789/1965 |
identifier_str_mv |
|
dc.language.iso.spa.fl_str_mv |
spa |
language |
spa |
dc.rights.coar.fl_str_mv |
http://purl.org/coar/access_right/c_abf2 |
dc.rights.uri.none.fl_str_mv |
https://creativecommons.org/licenses/by-nc-nd/4.0/ |
dc.rights.creativecommons.none.fl_str_mv |
https://creativecommons.org/licenses/by-nc-nd/4.0/ |
rights_invalid_str_mv |
https://creativecommons.org/licenses/by-nc-nd/4.0/ http://purl.org/coar/access_right/c_abf2 |
dc.publisher.spa.fl_str_mv |
Universidad del Cauca |
dc.publisher.faculty.spa.fl_str_mv |
Facultad de Ingeniería Electrónica y Telecomunicaciones |
dc.publisher.program.spa.fl_str_mv |
Ingeniería Electrónica y Telecomunicaciones |
institution |
Universidad del Cauca |
bitstream.url.fl_str_mv |
http://repositorio.unicauca.edu.co/bitstream/123456789/1965/1/IMPLEMENTACI%c3%93N%20DE%20UN%20SISTEMA%20DE%20AN%c3%81LISIS%20DE%20SE%c3%91ALES%20TIPO%20POLISCOPIO%20UTILIZANDO%20FPGA.pdf http://repositorio.unicauca.edu.co/bitstream/123456789/1965/2/license.txt |
bitstream.checksum.fl_str_mv |
e0778ace5d082882a2ee2077eda0bb36 8a4605be74aa9ea9d79846c1fba20a33 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 |
repository.name.fl_str_mv |
Dspace - Universidad del Cauca |
repository.mail.fl_str_mv |
biblios@unicauca.edu.co |
_version_ |
1818113106897797120 |
spelling |
Motta Gómez, JhonatanReyes, Diego Fernando2020-02-05T20:39:13Z2020-02-05T20:39:13Z2010http://repositorio.unicauca.edu.co:8080/xmlui/handle/123456789/1965Considerando que el estado actual del poliscopio no es funcional, que es un equipo de mucha antigüedad, lo que hace difícil conseguir sus refacciones, y teniendo en cuenta que El Departamento de Telecomunicaciones de la FIET cuenta con la FPGA Spartan 3A Starter kit de la compañía Xilinx® cuya exploración ha sido mínima, se plantea como objetivo principal de este proyecto Implementar un sistema de análisis de señales tipo poliscopio utilizando FPGA.spaUniversidad del CaucaFacultad de Ingeniería Electrónica y Telecomunicaciones Ingeniería Electrónica y Telecomunicacioneshttps://creativecommons.org/licenses/by-nc-nd/4.0/https://creativecommons.org/licenses/by-nc-nd/4.0/http://purl.org/coar/access_right/c_abf2Análisis de señalesPoliscopioCurvasVoltaje-frecuenciaFPGAImplementación de un sistema de análisis de señales tipo poliscopio utilizando FPGATrabajos de gradoinfo:eu-repo/semantics/bachelorThesishttp://purl.org/coar/resource_type/c_7a1fhttp://purl.org/coar/version/c_970fb48d4fbd8a85http://purl.org/coar/version/c_970fb48d4fbd8a85ORIGINALIMPLEMENTACIÓN DE UN SISTEMA DE ANÁLISIS DE SEÑALES TIPO POLISCOPIO UTILIZANDO FPGA.pdfIMPLEMENTACIÓN DE UN SISTEMA DE ANÁLISIS DE SEÑALES TIPO POLISCOPIO UTILIZANDO FPGA.pdfapplication/pdf4584534http://repositorio.unicauca.edu.co/bitstream/123456789/1965/1/IMPLEMENTACI%c3%93N%20DE%20UN%20SISTEMA%20DE%20AN%c3%81LISIS%20DE%20SE%c3%91ALES%20TIPO%20POLISCOPIO%20UTILIZANDO%20FPGA.pdfe0778ace5d082882a2ee2077eda0bb36MD51LICENSElicense.txtlicense.txttext/plain; charset=utf-81748http://repositorio.unicauca.edu.co/bitstream/123456789/1965/2/license.txt8a4605be74aa9ea9d79846c1fba20a33MD52123456789/1965oai:repositorio.unicauca.edu.co:123456789/19652021-05-27 16:32:10.829Dspace - Universidad del Caucabiblios@unicauca.edu.coTk9URTogUExBQ0UgWU9VUiBPV04gTElDRU5TRSBIRVJFClRoaXMgc2FtcGxlIGxpY2Vuc2UgaXMgcHJvdmlkZWQgZm9yIGluZm9ybWF0aW9uYWwgcHVycG9zZXMgb25seS4KCk5PTi1FWENMVVNJVkUgRElTVFJJQlVUSU9OIExJQ0VOU0UKCkJ5IHNpZ25pbmcgYW5kIHN1Ym1pdHRpbmcgdGhpcyBsaWNlbnNlLCB5b3UgKHRoZSBhdXRob3Iocykgb3IgY29weXJpZ2h0Cm93bmVyKSBncmFudHMgdG8gRFNwYWNlIFVuaXZlcnNpdHkgKERTVSkgdGhlIG5vbi1leGNsdXNpdmUgcmlnaHQgdG8gcmVwcm9kdWNlLAp0cmFuc2xhdGUgKGFzIGRlZmluZWQgYmVsb3cpLCBhbmQvb3IgZGlzdHJpYnV0ZSB5b3VyIHN1Ym1pc3Npb24gKGluY2x1ZGluZwp0aGUgYWJzdHJhY3QpIHdvcmxkd2lkZSBpbiBwcmludCBhbmQgZWxlY3Ryb25pYyBmb3JtYXQgYW5kIGluIGFueSBtZWRpdW0sCmluY2x1ZGluZyBidXQgbm90IGxpbWl0ZWQgdG8gYXVkaW8gb3IgdmlkZW8uCgpZb3UgYWdyZWUgdGhhdCBEU1UgbWF5LCB3aXRob3V0IGNoYW5naW5nIHRoZSBjb250ZW50LCB0cmFuc2xhdGUgdGhlCnN1Ym1pc3Npb24gdG8gYW55IG1lZGl1bSBvciBmb3JtYXQgZm9yIHRoZSBwdXJwb3NlIG9mIHByZXNlcnZhdGlvbi4KCllvdSBhbHNvIGFncmVlIHRoYXQgRFNVIG1heSBrZWVwIG1vcmUgdGhhbiBvbmUgY29weSBvZiB0aGlzIHN1Ym1pc3Npb24gZm9yCnB1cnBvc2VzIG9mIHNlY3VyaXR5LCBiYWNrLXVwIGFuZCBwcmVzZXJ2YXRpb24uCgpZb3UgcmVwcmVzZW50IHRoYXQgdGhlIHN1Ym1pc3Npb24gaXMgeW91ciBvcmlnaW5hbCB3b3JrLCBhbmQgdGhhdCB5b3UgaGF2ZQp0aGUgcmlnaHQgdG8gZ3JhbnQgdGhlIHJpZ2h0cyBjb250YWluZWQgaW4gdGhpcyBsaWNlbnNlLiBZb3UgYWxzbyByZXByZXNlbnQKdGhhdCB5b3VyIHN1Ym1pc3Npb24gZG9lcyBub3QsIHRvIHRoZSBiZXN0IG9mIHlvdXIga25vd2xlZGdlLCBpbmZyaW5nZSB1cG9uCmFueW9uZSdzIGNvcHlyaWdodC4KCklmIHRoZSBzdWJtaXNzaW9uIGNvbnRhaW5zIG1hdGVyaWFsIGZvciB3aGljaCB5b3UgZG8gbm90IGhvbGQgY29weXJpZ2h0LAp5b3UgcmVwcmVzZW50IHRoYXQgeW91IGhhdmUgb2J0YWluZWQgdGhlIHVucmVzdHJpY3RlZCBwZXJtaXNzaW9uIG9mIHRoZQpjb3B5cmlnaHQgb3duZXIgdG8gZ3JhbnQgRFNVIHRoZSByaWdodHMgcmVxdWlyZWQgYnkgdGhpcyBsaWNlbnNlLCBhbmQgdGhhdApzdWNoIHRoaXJkLXBhcnR5IG93bmVkIG1hdGVyaWFsIGlzIGNsZWFybHkgaWRlbnRpZmllZCBhbmQgYWNrbm93bGVkZ2VkCndpdGhpbiB0aGUgdGV4dCBvciBjb250ZW50IG9mIHRoZSBzdWJtaXNzaW9uLgoKSUYgVEhFIFNVQk1JU1NJT04gSVMgQkFTRUQgVVBPTiBXT1JLIFRIQVQgSEFTIEJFRU4gU1BPTlNPUkVEIE9SIFNVUFBPUlRFRApCWSBBTiBBR0VOQ1kgT1IgT1JHQU5JWkFUSU9OIE9USEVSIFRIQU4gRFNVLCBZT1UgUkVQUkVTRU5UIFRIQVQgWU9VIEhBVkUKRlVMRklMTEVEIEFOWSBSSUdIVCBPRiBSRVZJRVcgT1IgT1RIRVIgT0JMSUdBVElPTlMgUkVRVUlSRUQgQlkgU1VDSApDT05UUkFDVCBPUiBBR1JFRU1FTlQuCgpEU1Ugd2lsbCBjbGVhcmx5IGlkZW50aWZ5IHlvdXIgbmFtZShzKSBhcyB0aGUgYXV0aG9yKHMpIG9yIG93bmVyKHMpIG9mIHRoZQpzdWJtaXNzaW9uLCBhbmQgd2lsbCBub3QgbWFrZSBhbnkgYWx0ZXJhdGlvbiwgb3RoZXIgdGhhbiBhcyBhbGxvd2VkIGJ5IHRoaXMKbGljZW5zZSwgdG8geW91ciBzdWJtaXNzaW9uLgo= |