Reed-solomon digital encoder/decoder for reconfigurable hardware

en este artículo se presenta una recopilación de las bases teóricas empleadas para diseñar bloques funcionales del codificador/decodificador Reed-Solomon y una metodología de diseño orientada a tecnología FPGA. Inicialmente se presenta el diseño del algoritmo del codificador, luego se concibe la arq...

Full description

Autores:
Tipo de recurso:
article
Fecha de publicación:
2010
Institución:
Pontificia Universidad Javeriana
Repositorio:
Repositorio Universidad Javeriana
Idioma:
spa
OAI Identifier:
oai:repository.javeriana.edu.co:10554/25935
Acceso en línea:
http://revistas.javeriana.edu.co/index.php/iyu/article/view/922
http://hdl.handle.net/10554/25935
Palabra clave:
Rights
openAccess
License
Atribución-NoComercial-SinDerivadas 4.0 Internacional
id JAVERIANA_edbaae46a578ecf528d4a2b7e45ebb47
oai_identifier_str oai:repository.javeriana.edu.co:10554/25935
network_acronym_str JAVERIANA
network_name_str Repositorio Universidad Javeriana
repository_id_str
spelling Reed-solomon digital encoder/decoder for reconfigurable hardwareSandoval Ruiz, Cecilia E.Fedón, Antonioen este artículo se presenta una recopilación de las bases teóricas empleadas para diseñar bloques funcionales del codificador/decodificador Reed-Solomon y una metodología de diseño orientada a tecnología FPGA. Inicialmente se presenta el diseño del algoritmo del codificador, luego se concibe la arquitectura y se captura el diseño de hardware mediante el empleo de VHDL y la herramienta de sintaxis Xilinx ISE 6.1. Finalmente se lleva a cabo la validación del comportamiento del codificador con ModelSim 5.7 mediante simulaciones de los módulos. Las operaciones en los campos finitos de Galois, GF(2m), son la base de varios algoritmos en el área de corrección de errores y procesamiento digital de señales. Sin embargo, los cálculos requeridos demandan gran cantidad de tiempo al ser implementados a través de software; por razones de desempeño y seguridad es preferible implementar los algoritmos en hardwarePontificia Universidad Javeriana2020-04-16T17:27:43Z2020-04-16T17:27:43Z2010-10-26http://purl.org/coar/version/c_970fb48d4fbd8a85Artículo de revistahttp://purl.org/coar/resource_type/c_6501info:eu-repo/semantics/articleArticleinfo:eu-repo/semantics/publishedVersionPDFapplication/pdfhttp://revistas.javeriana.edu.co/index.php/iyu/article/view/9222011-27690123-2126http://hdl.handle.net/10554/25935spahttp://revistas.javeriana.edu.co/index.php/iyu/article/view/922/521Ingenieria y Universidad; Vol 11 No 1 (2007): January-JuneIngenieria y Universidad; Vol. 11 Núm. 1 (2007): Enero-JunioAtribución-NoComercial-SinDerivadas 4.0 Internacionalinfo:eu-repo/semantics/openAccesshttp://purl.org/coar/access_right/c_abf2reponame:Repositorio Universidad Javerianainstname:Pontificia Universidad Javerianainstacron:Pontificia Universidad Javeriana2023-03-29T17:44:13Z
dc.title.none.fl_str_mv Reed-solomon digital encoder/decoder for reconfigurable hardware
title Reed-solomon digital encoder/decoder for reconfigurable hardware
spellingShingle Reed-solomon digital encoder/decoder for reconfigurable hardware
Sandoval Ruiz, Cecilia E.
title_short Reed-solomon digital encoder/decoder for reconfigurable hardware
title_full Reed-solomon digital encoder/decoder for reconfigurable hardware
title_fullStr Reed-solomon digital encoder/decoder for reconfigurable hardware
title_full_unstemmed Reed-solomon digital encoder/decoder for reconfigurable hardware
title_sort Reed-solomon digital encoder/decoder for reconfigurable hardware
dc.creator.none.fl_str_mv Sandoval Ruiz, Cecilia E.
Fedón, Antonio
author Sandoval Ruiz, Cecilia E.
author_facet Sandoval Ruiz, Cecilia E.
Fedón, Antonio
author_role author
author2 Fedón, Antonio
author2_role author
description en este artículo se presenta una recopilación de las bases teóricas empleadas para diseñar bloques funcionales del codificador/decodificador Reed-Solomon y una metodología de diseño orientada a tecnología FPGA. Inicialmente se presenta el diseño del algoritmo del codificador, luego se concibe la arquitectura y se captura el diseño de hardware mediante el empleo de VHDL y la herramienta de sintaxis Xilinx ISE 6.1. Finalmente se lleva a cabo la validación del comportamiento del codificador con ModelSim 5.7 mediante simulaciones de los módulos. Las operaciones en los campos finitos de Galois, GF(2m), son la base de varios algoritmos en el área de corrección de errores y procesamiento digital de señales. Sin embargo, los cálculos requeridos demandan gran cantidad de tiempo al ser implementados a través de software; por razones de desempeño y seguridad es preferible implementar los algoritmos en hardware
publishDate 2010
dc.date.none.fl_str_mv 2010-10-26
2020-04-16T17:27:43Z
2020-04-16T17:27:43Z
dc.type.none.fl_str_mv http://purl.org/coar/version/c_970fb48d4fbd8a85
Artículo de revista
http://purl.org/coar/resource_type/c_6501
info:eu-repo/semantics/article
Article
info:eu-repo/semantics/publishedVersion
format article
status_str publishedVersion
dc.identifier.none.fl_str_mv http://revistas.javeriana.edu.co/index.php/iyu/article/view/922
2011-2769
0123-2126
http://hdl.handle.net/10554/25935
url http://revistas.javeriana.edu.co/index.php/iyu/article/view/922
http://hdl.handle.net/10554/25935
identifier_str_mv 2011-2769
0123-2126
dc.language.none.fl_str_mv spa
language spa
dc.relation.none.fl_str_mv http://revistas.javeriana.edu.co/index.php/iyu/article/view/922/521
Ingenieria y Universidad; Vol 11 No 1 (2007): January-June
Ingenieria y Universidad; Vol. 11 Núm. 1 (2007): Enero-Junio
dc.rights.none.fl_str_mv Atribución-NoComercial-SinDerivadas 4.0 Internacional
info:eu-repo/semantics/openAccess
http://purl.org/coar/access_right/c_abf2
rights_invalid_str_mv Atribución-NoComercial-SinDerivadas 4.0 Internacional
http://purl.org/coar/access_right/c_abf2
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv PDF
application/pdf
dc.publisher.none.fl_str_mv Pontificia Universidad Javeriana
publisher.none.fl_str_mv Pontificia Universidad Javeriana
dc.source.none.fl_str_mv reponame:Repositorio Universidad Javeriana
instname:Pontificia Universidad Javeriana
instacron:Pontificia Universidad Javeriana
instname_str Pontificia Universidad Javeriana
instacron_str Pontificia Universidad Javeriana
institution Pontificia Universidad Javeriana
reponame_str Repositorio Universidad Javeriana
collection Repositorio Universidad Javeriana
_version_ 1803712850729893888