Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles
This paper presents a novel control strategy for isolated multilevel inverters. This converter has been chosen due to the autonomy of each full bridge. Other advantage is the feasibility of handling the power by cell when there are changes in the batteries state of charge (SOC). In order to take adv...
- Autores:
- Tipo de recurso:
- masterThesis
- Fecha de publicación:
- 2018
- Institución:
- Pontificia Universidad Javeriana
- Repositorio:
- Repositorio Universidad Javeriana
- Idioma:
- spa
- OAI Identifier:
- oai:repository.javeriana.edu.co:10554/34078
- Palabra clave:
- Modular multilevel inverters
Pulse width modulation converters
State-of-charge (SOC) balancing
DC-AC power converters
Maestría en ingeniería electrónica - Tesis y disertaciones académicas
Electrónica de potencia
Convertidores de corriente eléctrica
- Rights
- openAccess
- License
- Atribución-NoComercial-SinDerivadas 4.0 Internacional
id |
JAVERIANA_8f397cefed379162e5a11e3090f0abd9 |
---|---|
oai_identifier_str |
oai:repository.javeriana.edu.co:10554/34078 |
network_acronym_str |
JAVERIANA |
network_name_str |
Repositorio Universidad Javeriana |
repository_id_str |
|
dc.title.none.fl_str_mv |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
title |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
spellingShingle |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles Guavita Peralta, Juan Camilo Modular multilevel inverters Pulse width modulation converters State-of-charge (SOC) balancing DC-AC power converters Maestría en ingeniería electrónica - Tesis y disertaciones académicas Electrónica de potencia Convertidores de corriente eléctrica |
title_short |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
title_full |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
title_fullStr |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
title_full_unstemmed |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
title_sort |
Controlador para un sistema de potencia redundante de un inversor multinivel de once niveles |
dc.creator.none.fl_str_mv |
Guavita Peralta, Juan Camilo |
author |
Guavita Peralta, Juan Camilo |
author_facet |
Guavita Peralta, Juan Camilo |
author_role |
author |
dc.contributor.none.fl_str_mv |
Perilla Galindo, Gabriel Patiño Guevara, Diego Alejandro |
dc.subject.none.fl_str_mv |
Modular multilevel inverters Pulse width modulation converters State-of-charge (SOC) balancing DC-AC power converters Maestría en ingeniería electrónica - Tesis y disertaciones académicas Electrónica de potencia Convertidores de corriente eléctrica |
topic |
Modular multilevel inverters Pulse width modulation converters State-of-charge (SOC) balancing DC-AC power converters Maestría en ingeniería electrónica - Tesis y disertaciones académicas Electrónica de potencia Convertidores de corriente eléctrica |
description |
This paper presents a novel control strategy for isolated multilevel inverters. This converter has been chosen due to the autonomy of each full bridge. Other advantage is the feasibility of handling the power by cell when there are changes in the batteries state of charge (SOC). In order to take advantage of these benefits, a control strategy has been developed. The main goal of the proposed solution is to change the power produced by each inverter in function of SOC, guaranteeing a proper regulation of the overall power, without affecting the parameters of quality of the output voltage like harmonic distortion and amplitude. The designed solution was tested by power sources variations, finding the control strategy appropriate to accomplish the objective, to modify the power produced by each full bridge in function of SOC without changing overall power of the system and keeping the output voltage constant. |
publishDate |
2018 |
dc.date.none.fl_str_mv |
2018-04-18T15:28:35Z 2018-04-18T15:28:35Z 2018 2020-04-16T17:53:49Z 2020-04-16T17:53:49Z |
dc.type.none.fl_str_mv |
http://purl.org/coar/version/c_ab4af688f83e57aa Tesis/Trabajo de grado - Monografía - Maestría http://purl.org/coar/resource_type/c_bdcc info:eu-repo/semantics/masterThesis info:eu-repo/semantics/publishedVersion |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://hdl.handle.net/10554/34078 https://doi.org/10.11144/Javeriana.10554.34078 instname:Pontificia Universidad Javeriana reponame:Repositorio Institucional - Pontificia Universidad Javeriana repourl:https://repository.javeriana.edu.co |
url |
http://hdl.handle.net/10554/34078 https://doi.org/10.11144/Javeriana.10554.34078 |
identifier_str_mv |
instname:Pontificia Universidad Javeriana reponame:Repositorio Institucional - Pontificia Universidad Javeriana repourl:https://repository.javeriana.edu.co |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
Atribución-NoComercial-SinDerivadas 4.0 Internacional http://creativecommons.org/licenses/by-nc-nd/4.0/ info:eu-repo/semantics/openAccess http://purl.org/coar/access_right/c_abf2 |
rights_invalid_str_mv |
Atribución-NoComercial-SinDerivadas 4.0 Internacional http://creativecommons.org/licenses/by-nc-nd/4.0/ http://purl.org/coar/access_right/c_abf2 |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
PDF application/pdf application/pdf application/pdf application/rar application/pdf |
dc.publisher.none.fl_str_mv |
Pontificia Universidad Javeriana Maestría en Ingeniería Electrónica Facultad de Ingeniería |
publisher.none.fl_str_mv |
Pontificia Universidad Javeriana Maestría en Ingeniería Electrónica Facultad de Ingeniería |
dc.source.none.fl_str_mv |
reponame:Repositorio Universidad Javeriana instname:Pontificia Universidad Javeriana instacron:Pontificia Universidad Javeriana |
instname_str |
Pontificia Universidad Javeriana |
instacron_str |
Pontificia Universidad Javeriana |
institution |
Pontificia Universidad Javeriana |
reponame_str |
Repositorio Universidad Javeriana |
collection |
Repositorio Universidad Javeriana |
_version_ |
1803712876303613952 |
spelling |
Controlador para un sistema de potencia redundante de un inversor multinivel de once nivelesGuavita Peralta, Juan CamiloModular multilevel invertersPulse width modulation convertersState-of-charge (SOC) balancingDC-AC power convertersMaestría en ingeniería electrónica - Tesis y disertaciones académicasElectrónica de potenciaConvertidores de corriente eléctricaThis paper presents a novel control strategy for isolated multilevel inverters. This converter has been chosen due to the autonomy of each full bridge. Other advantage is the feasibility of handling the power by cell when there are changes in the batteries state of charge (SOC). In order to take advantage of these benefits, a control strategy has been developed. The main goal of the proposed solution is to change the power produced by each inverter in function of SOC, guaranteeing a proper regulation of the overall power, without affecting the parameters of quality of the output voltage like harmonic distortion and amplitude. The designed solution was tested by power sources variations, finding the control strategy appropriate to accomplish the objective, to modify the power produced by each full bridge in function of SOC without changing overall power of the system and keeping the output voltage constant.Magíster en Ingeniería ElectrónicaMaestríaPontificia Universidad JaverianaMaestría en Ingeniería ElectrónicaFacultad de IngenieríaPerilla Galindo, GabrielPatiño Guevara, Diego Alejandro2018-04-18T15:28:35Z2020-04-16T17:53:49Z2018-04-18T15:28:35Z2020-04-16T17:53:49Z2018http://purl.org/coar/version/c_ab4af688f83e57aaTesis/Trabajo de grado - Monografía - Maestríahttp://purl.org/coar/resource_type/c_bdccinfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/publishedVersionPDFapplication/pdfapplication/pdfapplication/pdfapplication/rarapplication/pdfhttp://hdl.handle.net/10554/34078https://doi.org/10.11144/Javeriana.10554.34078instname:Pontificia Universidad Javerianareponame:Repositorio Institucional - Pontificia Universidad Javerianarepourl:https://repository.javeriana.edu.cospaAtribución-NoComercial-SinDerivadas 4.0 Internacionalhttp://creativecommons.org/licenses/by-nc-nd/4.0/info:eu-repo/semantics/openAccessDe acuerdo con la naturaleza del uso concedido, la presente licencia parcial se otorga a título gratuito por el máximo tiempo legal colombiano, con el propósito de que en dicho lapso mi (nuestra) obra sea explotada en las condiciones aquí estipuladas y para los fines indicados, respetando siempre la titularidad de los derechos patrimoniales y morales correspondientes, de acuerdo con los usos honrados, de manera proporcional y justificada a la finalidad perseguida, sin ánimo de lucro ni de comercialización. De manera complementaria, garantizo (garantizamos) en mi (nuestra) calidad de estudiante (s) y por ende autor (es) exclusivo (s), que la Tesis o Trabajo de Grado en cuestión, es producto de mi (nuestra) plena autoría, de mi (nuestro) esfuerzo personal intelectual, como consecuencia de mi (nuestra) creación original particular y, por tanto, soy (somos) el (los) único (s) titular (es) de la misma. Además, aseguro (aseguramos) que no contiene citas, ni transcripciones de otras obras protegidas, por fuera de los límites autorizados por la ley, según los usos honrados, y en proporción a los fines previstos; ni tampoco contempla declaraciones difamatorias contra terceros; respetando el derecho a la imagen, intimidad, buen nombre y demás derechos constitucionales. Adicionalmente, manifiesto (manifestamos) que no se incluyeron expresiones contrarias al orden público ni a las buenas costumbres. En consecuencia, la responsabilidad directa en la elaboración, presentación, investigación y, en general, contenidos de la Tesis o Trabajo de Grado es de mí (nuestro) competencia exclusiva, eximiendo de toda responsabilidad a la Pontifica Universidad Javeriana por tales aspectos. Sin perjuicio de los usos y atribuciones otorgadas en virtud de este documento, continuaré (continuaremos) conservando los correspondientes derechos patrimoniales sin modificación o restricción alguna, puesto que, de acuerdo con la legislación colombiana aplicable, el presente es un acuerdo jurídico que en ningún caso conlleva la enajenación de los derechos patrimoniales derivados del régimen del Derecho de Autor. De conformidad con lo establecido en el artículo 30 de la Ley 23 de 1982 y el artículo 11 de la Decisión Andina 351 de 1993, “Los derechos morales sobre el trabajo son propiedad de los autores”, los cuales son irrenunciables, imprescriptibles, inembargables e inalienables. En consecuencia, la Pontificia Universidad Javeriana está en la obligación de RESPETARLOS Y HACERLOS RESPETAR, para lo cual tomará las medidas correspondientes para garantizar su observancia.http://purl.org/coar/access_right/c_abf2reponame:Repositorio Universidad Javerianainstname:Pontificia Universidad Javerianainstacron:Pontificia Universidad Javeriana2022-04-29T17:32:40Z |