High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble
Una técnica de modelamiento correcta es importante para diseñar leyes de control basadas en modelo. Para sistemas conmutados la técnica de modelamiento clásica es usada ampliamente. Sin embargo esta técnica trabaja bajo el supuesto de dinámicas lentas en cada uno de los instantes de conmutación. Par...
- Autores:
- Tipo de recurso:
- masterThesis
- Fecha de publicación:
- 2012
- Institución:
- Pontificia Universidad Javeriana
- Repositorio:
- Repositorio Universidad Javeriana
- Idioma:
- spa
- OAI Identifier:
- oai:repository.javeriana.edu.co:10554/15357
- Palabra clave:
- Convertidores multinivel
Convertidores DC-DC
Técnicas de modelamiento
Control de convertidores
Multilevel converters
DC-DC converters
Modellign techniques
Control of power converters
Convertidores estáticos
Convertidores de corriente eléctrica
Maestría en ingeniería electrónica - Tesis y disertaciones académicas
- Rights
- openAccess
- License
- Atribución-NoComercial-SinDerivadas 4.0 Internacional
id |
JAVERIANA_8e95826c639a7e84c0a3979ad595dd2c |
---|---|
oai_identifier_str |
oai:repository.javeriana.edu.co:10554/15357 |
network_acronym_str |
JAVERIANA |
network_name_str |
Repositorio Universidad Javeriana |
repository_id_str |
|
dc.title.none.fl_str_mv |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
title |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
spellingShingle |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble López Cañón, Andrés Mauricio Convertidores multinivel Convertidores DC-DC Técnicas de modelamiento Control de convertidores Multilevel converters DC-DC converters Modellign techniques Control of power converters Convertidores estáticos Convertidores de corriente eléctrica Maestría en ingeniería electrónica - Tesis y disertaciones académicas |
title_short |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
title_full |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
title_fullStr |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
title_full_unstemmed |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
title_sort |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera doble |
dc.creator.none.fl_str_mv |
López Cañón, Andrés Mauricio |
author |
López Cañón, Andrés Mauricio |
author_facet |
López Cañón, Andrés Mauricio |
author_role |
author |
dc.contributor.none.fl_str_mv |
Patiño Guevara, Diego Alejandro Díez Medina, Rafael Fernando |
dc.subject.none.fl_str_mv |
Convertidores multinivel Convertidores DC-DC Técnicas de modelamiento Control de convertidores Multilevel converters DC-DC converters Modellign techniques Control of power converters Convertidores estáticos Convertidores de corriente eléctrica Maestría en ingeniería electrónica - Tesis y disertaciones académicas |
topic |
Convertidores multinivel Convertidores DC-DC Técnicas de modelamiento Control de convertidores Multilevel converters DC-DC converters Modellign techniques Control of power converters Convertidores estáticos Convertidores de corriente eléctrica Maestría en ingeniería electrónica - Tesis y disertaciones académicas |
description |
Una técnica de modelamiento correcta es importante para diseñar leyes de control basadas en modelo. Para sistemas conmutados la técnica de modelamiento clásica es usada ampliamente. Sin embargo esta técnica trabaja bajo el supuesto de dinámicas lentas en cada uno de los instantes de conmutación. Para ciertos convertidores de potencia como convertidores con capacitores conmutados, esta suposición no se satisface. En este trabajo se se demuestra la necesidad de una técnica de modelamiento m´s precisa y además se propone una nueva técnica que corrige estos errores. |
publishDate |
2012 |
dc.date.none.fl_str_mv |
2012 2015-02-20T00:10:16Z 2015-02-20T00:10:16Z 2016-01-13T21:01:18Z 2016-01-13T21:01:18Z 2020-04-16T17:53:55Z 2020-04-16T17:53:55Z |
dc.type.none.fl_str_mv |
http://purl.org/coar/version/c_ab4af688f83e57aa Tesis/Trabajo de grado - Monografía - Maestría http://purl.org/coar/resource_type/c_bdcc info:eu-repo/semantics/masterThesis info:eu-repo/semantics/publishedVersion |
format |
masterThesis |
status_str |
publishedVersion |
dc.identifier.none.fl_str_mv |
http://hdl.handle.net/10554/15357 https://doi.org/10.11144/Javeriana.10554.15357 instname:Pontificia Universidad Javeriana reponame:Repositorio Institucional - Pontificia Universidad Javeriana repourl:https://repository.javeriana.edu.co |
url |
http://hdl.handle.net/10554/15357 https://doi.org/10.11144/Javeriana.10554.15357 |
identifier_str_mv |
instname:Pontificia Universidad Javeriana reponame:Repositorio Institucional - Pontificia Universidad Javeriana repourl:https://repository.javeriana.edu.co |
dc.language.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
Atribución-NoComercial-SinDerivadas 4.0 Internacional http://creativecommons.org/licenses/by-nc-nd/4.0/ info:eu-repo/semantics/openAccess http://purl.org/coar/access_right/c_abf2 |
rights_invalid_str_mv |
Atribución-NoComercial-SinDerivadas 4.0 Internacional http://creativecommons.org/licenses/by-nc-nd/4.0/ http://purl.org/coar/access_right/c_abf2 |
eu_rights_str_mv |
openAccess |
dc.format.none.fl_str_mv |
PDF application/pdf application/pdf |
dc.publisher.none.fl_str_mv |
Pontificia Universidad Javeriana Maestría en Ingeniería Electrónica Facultad de Ingeniería |
publisher.none.fl_str_mv |
Pontificia Universidad Javeriana Maestría en Ingeniería Electrónica Facultad de Ingeniería |
dc.source.none.fl_str_mv |
reponame:Repositorio Universidad Javeriana instname:Pontificia Universidad Javeriana instacron:Pontificia Universidad Javeriana |
instname_str |
Pontificia Universidad Javeriana |
instacron_str |
Pontificia Universidad Javeriana |
institution |
Pontificia Universidad Javeriana |
reponame_str |
Repositorio Universidad Javeriana |
collection |
Repositorio Universidad Javeriana |
_version_ |
1803712850189877248 |
spelling |
High voltage DC/DC multilevel converter in ladder topology / Convertidor multinivel DC/DC de alto voltaje en topología escalera dobleLópez Cañón, Andrés MauricioConvertidores multinivelConvertidores DC-DCTécnicas de modelamientoControl de convertidoresMultilevel convertersDC-DC convertersModellign techniquesControl of power convertersConvertidores estáticosConvertidores de corriente eléctricaMaestría en ingeniería electrónica - Tesis y disertaciones académicasUna técnica de modelamiento correcta es importante para diseñar leyes de control basadas en modelo. Para sistemas conmutados la técnica de modelamiento clásica es usada ampliamente. Sin embargo esta técnica trabaja bajo el supuesto de dinámicas lentas en cada uno de los instantes de conmutación. Para ciertos convertidores de potencia como convertidores con capacitores conmutados, esta suposición no se satisface. En este trabajo se se demuestra la necesidad de una técnica de modelamiento m´s precisa y además se propone una nueva técnica que corrige estos errores.In this paper a ladder multilevel converter topology for an application of high voltage is analyzed. This converter is compared with other well-known structure called ?Flying Capacitors? showing its simplicity on the implementation and control. Furthermore, the converter is implemented and its voltage drop is tested experimentally varying the number of cells of the converter using electrolytic and polyester capacitors. The results show that the voltage drop increase quadratically with the increment of the number of cells.Magíster en Ingeniería ElectrónicaMaestríaPontificia Universidad JaverianaMaestría en Ingeniería ElectrónicaFacultad de IngenieríaPatiño Guevara, Diego AlejandroDíez Medina, Rafael Fernando2015-02-20T00:10:16Z2016-01-13T21:01:18Z2020-04-16T17:53:55Z2015-02-20T00:10:16Z2016-01-13T21:01:18Z2020-04-16T17:53:55Z2012http://purl.org/coar/version/c_ab4af688f83e57aaTesis/Trabajo de grado - Monografía - Maestríahttp://purl.org/coar/resource_type/c_bdccinfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/publishedVersionPDFapplication/pdfapplication/pdfhttp://hdl.handle.net/10554/15357https://doi.org/10.11144/Javeriana.10554.15357instname:Pontificia Universidad Javerianareponame:Repositorio Institucional - Pontificia Universidad Javerianarepourl:https://repository.javeriana.edu.cospaAtribución-NoComercial-SinDerivadas 4.0 Internacionalhttp://creativecommons.org/licenses/by-nc-nd/4.0/info:eu-repo/semantics/openAccessDe acuerdo con la naturaleza del uso concedido, la presente licencia parcial se otorga a título gratuito por el máximo tiempo legal colombiano, con el propósito de que en dicho lapso mi (nuestra) obra sea explotada en las condiciones aquí estipuladas y para los fines indicados, respetando siempre la titularidad de los derechos patrimoniales y morales correspondientes, de acuerdo con los usos honrados, de manera proporcional y justificada a la finalidad perseguida, sin ánimo de lucro ni de comercialización. De manera complementaria, garantizo (garantizamos) en mi (nuestra) calidad de estudiante (s) y por ende autor (es) exclusivo (s), que la Tesis o Trabajo de Grado en cuestión, es producto de mi (nuestra) plena autoría, de mi (nuestro) esfuerzo personal intelectual, como consecuencia de mi (nuestra) creación original particular y, por tanto, soy (somos) el (los) único (s) titular (es) de la misma. Además, aseguro (aseguramos) que no contiene citas, ni transcripciones de otras obras protegidas, por fuera de los límites autorizados por la ley, según los usos honrados, y en proporción a los fines previstos; ni tampoco contempla declaraciones difamatorias contra terceros; respetando el derecho a la imagen, intimidad, buen nombre y demás derechos constitucionales. Adicionalmente, manifiesto (manifestamos) que no se incluyeron expresiones contrarias al orden público ni a las buenas costumbres. En consecuencia, la responsabilidad directa en la elaboración, presentación, investigación y, en general, contenidos de la Tesis o Trabajo de Grado es de mí (nuestro) competencia exclusiva, eximiendo de toda responsabilidad a la Pontifica Universidad Javeriana por tales aspectos. Sin perjuicio de los usos y atribuciones otorgadas en virtud de este documento, continuaré (continuaremos) conservando los correspondientes derechos patrimoniales sin modificación o restricción alguna, puesto que, de acuerdo con la legislación colombiana aplicable, el presente es un acuerdo jurídico que en ningún caso conlleva la enajenación de los derechos patrimoniales derivados del régimen del Derecho de Autor. De conformidad con lo establecido en el artículo 30 de la Ley 23 de 1982 y el artículo 11 de la Decisión Andina 351 de 1993, “Los derechos morales sobre el trabajo son propiedad de los autores”, los cuales son irrenunciables, imprescriptibles, inembargables e inalienables. En consecuencia, la Pontificia Universidad Javeriana está en la obligación de RESPETARLOS Y HACERLOS RESPETAR, para lo cual tomará las medidas correspondientes para garantizar su observancia.http://purl.org/coar/access_right/c_abf2reponame:Repositorio Universidad Javerianainstname:Pontificia Universidad Javerianainstacron:Pontificia Universidad Javeriana2022-04-29T16:51:54Z |