Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos

El codiseño hardware-software tiene como propósito mejorar el proceso de desarrollo de un sistema embebido que cuenta con componentes de hardware reconfigurable como FPGA (Field Programmable Gate Array) y componentes programables por software, como microprocesadores y DSPs. Esta tendencia, plantea u...

Full description

Autores:
Tipo de recurso:
masterThesis
Fecha de publicación:
2017
Institución:
Pontificia Universidad Javeriana
Repositorio:
Repositorio Universidad Javeriana
Idioma:
spa
OAI Identifier:
oai:repository.javeriana.edu.co:10554/34080
Acceso en línea:
http://hdl.handle.net/10554/34080
https://doi.org/10.11144/Javeriana.10554.34080
Palabra clave:
Codiseño hardware-software
Procesamiento de señal radar
Lógica difusa
Sistemas embebidos
Sistemas radar
Hardware-software codesign
Radar signal processing
Fuzzy logic
Embedded systems
Radar systems
Maestría en ingeniería electrónica - Tesis y disertaciones académicas
Lógica difusa
Diseño de sistemas
Programas del sistema (Computadores)
Radar
Procesamiento de señales
Sistemas embebidos de computadores
Rights
openAccess
License
Atribución-NoComercial-SinDerivadas 4.0 Internacional
id JAVERIANA_2f1a72c8af36d692f5afa2de8b4c647d
oai_identifier_str oai:repository.javeriana.edu.co:10554/34080
network_acronym_str JAVERIANA
network_name_str Repositorio Universidad Javeriana
repository_id_str
dc.title.none.fl_str_mv Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
title Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
spellingShingle Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
Silva Gómez, Felipe Andrés
Codiseño hardware-software
Procesamiento de señal radar
Lógica difusa
Sistemas embebidos
Sistemas radar
Hardware-software codesign
Radar signal processing
Fuzzy logic
Embedded systems
Radar systems
Maestría en ingeniería electrónica - Tesis y disertaciones académicas
Lógica difusa
Diseño de sistemas
Programas del sistema (Computadores)
Radar
Procesamiento de señales
Sistemas embebidos de computadores
title_short Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
title_full Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
title_fullStr Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
title_full_unstemmed Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
title_sort Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidos
dc.creator.none.fl_str_mv Silva Gómez, Felipe Andrés
author Silva Gómez, Felipe Andrés
author_facet Silva Gómez, Felipe Andrés
author_role author
dc.contributor.none.fl_str_mv González Correal, Alejandra María
González Correal, Alejandra María
dc.subject.none.fl_str_mv Codiseño hardware-software
Procesamiento de señal radar
Lógica difusa
Sistemas embebidos
Sistemas radar
Hardware-software codesign
Radar signal processing
Fuzzy logic
Embedded systems
Radar systems
Maestría en ingeniería electrónica - Tesis y disertaciones académicas
Lógica difusa
Diseño de sistemas
Programas del sistema (Computadores)
Radar
Procesamiento de señales
Sistemas embebidos de computadores
topic Codiseño hardware-software
Procesamiento de señal radar
Lógica difusa
Sistemas embebidos
Sistemas radar
Hardware-software codesign
Radar signal processing
Fuzzy logic
Embedded systems
Radar systems
Maestría en ingeniería electrónica - Tesis y disertaciones académicas
Lógica difusa
Diseño de sistemas
Programas del sistema (Computadores)
Radar
Procesamiento de señales
Sistemas embebidos de computadores
description El codiseño hardware-software tiene como propósito mejorar el proceso de desarrollo de un sistema embebido que cuenta con componentes de hardware reconfigurable como FPGA (Field Programmable Gate Array) y componentes programables por software, como microprocesadores y DSPs. Esta tendencia, plantea un cambio de paradigma con respecto al modelo tradicional y su uso aún no está extendido en la industria. Por su parte, los sistemas radar, son sistemas que tienen requerimientos exigentes para su procesamiento de señal y que se pueden por lo tanto beneficiar de las técnicas de codiseño. En el presente trabajo, se propone una metodología que permita tomar las técnicas del codiseño hardware-software y utilizarlas en el desarrollo de un sistema embebido de procesamiento digital de señal radar. Se plantea un flujo de trabajo y una herramienta en Matlab que permita demostrar la metodología. Esta metodología es evaluada y se encuentran ventajas y limitaciones que son expuestas, y que sirven como insumo para trabajos futuros y mejoras en las herramientas de codiseño.
publishDate 2017
dc.date.none.fl_str_mv 2017
2018-04-18T16:05:24Z
2018-04-18T16:05:24Z
2020-04-16T17:55:45Z
2020-04-16T17:55:45Z
dc.type.none.fl_str_mv http://purl.org/coar/version/c_ab4af688f83e57aa
Tesis/Trabajo de grado - Monografía - Maestría
http://purl.org/coar/resource_type/c_bdcc
info:eu-repo/semantics/masterThesis
info:eu-repo/semantics/publishedVersion
format masterThesis
status_str publishedVersion
dc.identifier.none.fl_str_mv http://hdl.handle.net/10554/34080
https://doi.org/10.11144/Javeriana.10554.34080
instname:Pontificia Universidad Javeriana
reponame:Repositorio Institucional - Pontificia Universidad Javeriana
repourl:https://repository.javeriana.edu.co
url http://hdl.handle.net/10554/34080
https://doi.org/10.11144/Javeriana.10554.34080
identifier_str_mv instname:Pontificia Universidad Javeriana
reponame:Repositorio Institucional - Pontificia Universidad Javeriana
repourl:https://repository.javeriana.edu.co
dc.language.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv Atribución-NoComercial-SinDerivadas 4.0 Internacional
http://creativecommons.org/licenses/by-nc-nd/4.0/
info:eu-repo/semantics/openAccess
http://purl.org/coar/access_right/c_abf2
rights_invalid_str_mv Atribución-NoComercial-SinDerivadas 4.0 Internacional
http://creativecommons.org/licenses/by-nc-nd/4.0/
http://purl.org/coar/access_right/c_abf2
eu_rights_str_mv openAccess
dc.format.none.fl_str_mv PDF
application/pdf
application/pdf
application/pdf
application/pdf
application/pdf
dc.publisher.none.fl_str_mv Pontificia Universidad Javeriana
Maestría en Ingeniería Electrónica
Facultad de Ingeniería
publisher.none.fl_str_mv Pontificia Universidad Javeriana
Maestría en Ingeniería Electrónica
Facultad de Ingeniería
dc.source.none.fl_str_mv reponame:Repositorio Universidad Javeriana
instname:Pontificia Universidad Javeriana
instacron:Pontificia Universidad Javeriana
instname_str Pontificia Universidad Javeriana
instacron_str Pontificia Universidad Javeriana
institution Pontificia Universidad Javeriana
reponame_str Repositorio Universidad Javeriana
collection Repositorio Universidad Javeriana
_version_ 1803712828645834752
spelling Metodología de codiseño hardware-software para procesamiento de señales radas en sistemas embebidosSilva Gómez, Felipe AndrésCodiseño hardware-softwareProcesamiento de señal radarLógica difusaSistemas embebidosSistemas radarHardware-software codesignRadar signal processingFuzzy logicEmbedded systemsRadar systemsMaestría en ingeniería electrónica - Tesis y disertaciones académicasLógica difusaDiseño de sistemasProgramas del sistema (Computadores)RadarProcesamiento de señalesSistemas embebidos de computadoresEl codiseño hardware-software tiene como propósito mejorar el proceso de desarrollo de un sistema embebido que cuenta con componentes de hardware reconfigurable como FPGA (Field Programmable Gate Array) y componentes programables por software, como microprocesadores y DSPs. Esta tendencia, plantea un cambio de paradigma con respecto al modelo tradicional y su uso aún no está extendido en la industria. Por su parte, los sistemas radar, son sistemas que tienen requerimientos exigentes para su procesamiento de señal y que se pueden por lo tanto beneficiar de las técnicas de codiseño. En el presente trabajo, se propone una metodología que permita tomar las técnicas del codiseño hardware-software y utilizarlas en el desarrollo de un sistema embebido de procesamiento digital de señal radar. Se plantea un flujo de trabajo y una herramienta en Matlab que permita demostrar la metodología. Esta metodología es evaluada y se encuentran ventajas y limitaciones que son expuestas, y que sirven como insumo para trabajos futuros y mejoras en las herramientas de codiseño.Hardware-software codesign have as objective, to improve the development process on embedded systems, composed of hardware elements, as FPGA (Field Programmable Gate Array) and software elements, as microprocessors and DSPs. This trend, implies a paradigm shift in relation with the traditional model, and there is not a widespread use of codesign in industry. Radar systems, are systems with strict requirements for signal processing that can take advantage of codesign techniques. In this work, a methodology is proposed, so that techniques of hardware-software codesign are used in the development of an embedded system for radar signal processing. A design flow is proposed, in addition to a Matlab based tool, in order to demonstrate the use of methodolgy. This methodolgy is evaluated, and advantages and limitations are explained. This findings can serve as an input for future work and improvement of current codesign tools.Magíster en Ingeniería ElectrónicaMaestríaPontificia Universidad JaverianaMaestría en Ingeniería ElectrónicaFacultad de IngenieríaGonzález Correal, Alejandra MaríaGonzález Correal, Alejandra María2018-04-18T16:05:24Z2020-04-16T17:55:45Z2018-04-18T16:05:24Z2020-04-16T17:55:45Z2017http://purl.org/coar/version/c_ab4af688f83e57aaTesis/Trabajo de grado - Monografía - Maestríahttp://purl.org/coar/resource_type/c_bdccinfo:eu-repo/semantics/masterThesisinfo:eu-repo/semantics/publishedVersionPDFapplication/pdfapplication/pdfapplication/pdfapplication/pdfapplication/pdfhttp://hdl.handle.net/10554/34080https://doi.org/10.11144/Javeriana.10554.34080instname:Pontificia Universidad Javerianareponame:Repositorio Institucional - Pontificia Universidad Javerianarepourl:https://repository.javeriana.edu.cospaAtribución-NoComercial-SinDerivadas 4.0 Internacionalhttp://creativecommons.org/licenses/by-nc-nd/4.0/info:eu-repo/semantics/openAccessDe acuerdo con la naturaleza del uso concedido, la presente licencia parcial se otorga a título gratuito por el máximo tiempo legal colombiano, con el propósito de que en dicho lapso mi (nuestra) obra sea explotada en las condiciones aquí estipuladas y para los fines indicados, respetando siempre la titularidad de los derechos patrimoniales y morales correspondientes, de acuerdo con los usos honrados, de manera proporcional y justificada a la finalidad perseguida, sin ánimo de lucro ni de comercialización. De manera complementaria, garantizo (garantizamos) en mi (nuestra) calidad de estudiante (s) y por ende autor (es) exclusivo (s), que la Tesis o Trabajo de Grado en cuestión, es producto de mi (nuestra) plena autoría, de mi (nuestro) esfuerzo personal intelectual, como consecuencia de mi (nuestra) creación original particular y, por tanto, soy (somos) el (los) único (s) titular (es) de la misma. Además, aseguro (aseguramos) que no contiene citas, ni transcripciones de otras obras protegidas, por fuera de los límites autorizados por la ley, según los usos honrados, y en proporción a los fines previstos; ni tampoco contempla declaraciones difamatorias contra terceros; respetando el derecho a la imagen, intimidad, buen nombre y demás derechos constitucionales. Adicionalmente, manifiesto (manifestamos) que no se incluyeron expresiones contrarias al orden público ni a las buenas costumbres. En consecuencia, la responsabilidad directa en la elaboración, presentación, investigación y, en general, contenidos de la Tesis o Trabajo de Grado es de mí (nuestro) competencia exclusiva, eximiendo de toda responsabilidad a la Pontifica Universidad Javeriana por tales aspectos. Sin perjuicio de los usos y atribuciones otorgadas en virtud de este documento, continuaré (continuaremos) conservando los correspondientes derechos patrimoniales sin modificación o restricción alguna, puesto que, de acuerdo con la legislación colombiana aplicable, el presente es un acuerdo jurídico que en ningún caso conlleva la enajenación de los derechos patrimoniales derivados del régimen del Derecho de Autor. De conformidad con lo establecido en el artículo 30 de la Ley 23 de 1982 y el artículo 11 de la Decisión Andina 351 de 1993, “Los derechos morales sobre el trabajo son propiedad de los autores”, los cuales son irrenunciables, imprescriptibles, inembargables e inalienables. En consecuencia, la Pontificia Universidad Javeriana está en la obligación de RESPETARLOS Y HACERLOS RESPETAR, para lo cual tomará las medidas correspondientes para garantizar su observancia.http://purl.org/coar/access_right/c_abf2reponame:Repositorio Universidad Javerianainstname:Pontificia Universidad Javerianainstacron:Pontificia Universidad Javeriana2022-04-29T17:37:36Z