Sistema de depuración para procesador CORTEX
"El presente trabajo desarrolla un ""Sistema de Depuración para procesadores de Arquitectura CORTEX"", se desarrolló haciendo uso del Software Quartus II de Altera. El trabajo hace parte de la sección de técnicas Digitales y está basado en un trabajo de grado anterior titula...
- Autores:
-
Garay Rodríguez, Pablo Andrés
- Tipo de recurso:
- Trabajo de grado de pregrado
- Fecha de publicación:
- 2014
- Institución:
- Pontificia Universidad Javeriana
- Repositorio:
- Repositorio Universidad Javeriana
- Idioma:
- spa
- OAI Identifier:
- oai:repository.javeriana.edu.co:10554/16512
- Acceso en línea:
- http://hdl.handle.net/10554/16512
- Palabra clave:
- Procesador
Depurador
CORTEX
Processor
Debugger
CORTEX
Ingeniería Electrónica - Tesis y disertaciones académicas
- Rights
- openAccess
- License
- Atribución-NoComercial-SinDerivadas 4.0 Internacional
Summary: | "El presente trabajo desarrolla un ""Sistema de Depuración para procesadores de Arquitectura CORTEX"", se desarrolló haciendo uso del Software Quartus II de Altera. El trabajo hace parte de la sección de técnicas Digitales y está basado en un trabajo de grado anterior titulado ""PROCESADOR DIGITAL, ARQUITECTURA ARM CORTEX-M3"" No 1162, se plantea el uso de Breakpoints para realizar detenciones sobre dicho procesador y se realiza el control de flujo de la ejecución del programa mediante saltos por ciclo de instrucción o saltos entre instrucciones seleccionadas. Hace uso de una tarjeta de desarrollo FPGA y del Protocolo de comunicación RS232. " |
---|