Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable

De modo geral, os efeitos de áudio digital são implementados em software usando-se DSP ou PC; no entanto, hoje em dia estão sendo consideradas algumas implementações que usam hardware dedicado. Este artigo a presenta a implementação em hardware de quinze algoritmos para o processamento em tempo real...

Full description

Autores:
Liévano Torres, Pedro Pablo
Espinosa Duran, John Michael
Velasco Medina, Jaime
Tipo de recurso:
Article of journal
Fecha de publicación:
2013
Institución:
Pontificia Universidad Javeriana
Repositorio:
Repositorio Universidad Javeriana
Idioma:
spa
OAI Identifier:
oai:repository.javeriana.edu.co:10554/37361
Acceso en línea:
http://revistas.javeriana.edu.co/index.php/iyu/article/view/2023
http://hdl.handle.net/10554/37361
Palabra clave:
Rights
openAccess
License
Atribución-NoComercial-SinDerivadas 4.0 Internacional
id JAVERIANA2_cf86b1758df75ee52f235d143d48504e
oai_identifier_str oai:repository.javeriana.edu.co:10554/37361
network_acronym_str JAVERIANA2
network_name_str Repositorio Universidad Javeriana
repository_id_str
spelling Atribución-NoComercial-SinDerivadas 4.0 Internacionalinfo:eu-repo/semantics/openAccesshttp://purl.org/coar/access_right/c_abf2Liévano Torres, Pedro PabloEspinosa Duran, John MichaelVelasco Medina, Jaime2020-04-16T17:28:01Z2020-04-16T17:28:01Z2013-05-10http://revistas.javeriana.edu.co/index.php/iyu/article/view/20232011-27690123-2126http://hdl.handle.net/10554/37361De modo geral, os efeitos de áudio digital são implementados em software usando-se DSP ou PC; no entanto, hoje em dia estão sendo consideradas algumas implementações que usam hardware dedicado. Este artigo a presenta a implementação em hardware de quinze algoritmos para o processamento em tempo real de efeitos de áudio digital com taxas de a mostragem de até 100,88 MSPS e alta fidelida de. Os projetos foram simulados usandoseDSP-Builder e foram sintetizados noFPGA EP2C70F896C6. As provas de verificação em hardware dos efeitos implementados de monstram que os blocos projetados podem ser usados como IPcores para o projeto de um processador multiefeito embarcado em um SoC.Generalmente, los efectos de audio digital son implementados en software usando DSP o PC; sin embargo, hoy en día se están considerando algunas implementaciones que usan hardware dedicado. Este artículo presenta la implementación en hardware de quince algoritmos para el procesamiento en tiempo real de efectos de audio digital con tasas de muestreo de hasta 100,88 MSPS y alta fidelidad. Los diseños se simularon usando DSP Buildery se sintetizaron en el FPGAEP2C70F896C6. Las pruebas de verificación en hardware de los efectos implementados muestran que los bloques diseñados pueden usarse como IPcores para el diseño de un procesador multiefecto embebido en un SoC.Digital audio effects are generally implemented in software using DSP or PC; never theless, some implementation susing dedicated hardware are currently being considered. This paper presents the implementation in hardware of fifteen algorithms for the real-time processing of digital audio effects with sampling rates upto 100.88 MSPS and high-fidelity. Designs were simulated using DSP Builder and were synthesized in the FPGA EP2C70F896C6. The hardware verification tests of the implemente deffects show that the designed blocks can be used as IP cores for the design of a multi effects processor embeddedin a SoC.PDFapplication/pdfapplication/x-rarspaPontificia Universidad Javerianahttp://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/3949http://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/17657Ingenieria y Universidad; Vol 17 No 1 (2013): January-June; 93-108Ingenieria y Universidad; Vol. 17 Núm. 1 (2013): Enero–Junio; 93-108Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programableImplementação de algoritmos para efeitos de áudio digital com alta fidelidade usando-se hardware programávelAlgorithm Implementation in High-Fidelity Digital Audio Effects Using Programmable Hardwarehttp://purl.org/coar/version/c_970fb48d4fbd8a85Artículo de revistahttp://purl.org/coar/resource_type/c_6501http://purl.org/coar/resource_type/c_2df8fbb1info:eu-repo/semantics/articleArticle10554/37361oai:repository.javeriana.edu.co:10554/373612023-03-29 12:44:07.572Repositorio Institucional - Pontificia Universidad Javerianarepositorio@javeriana.edu.co
dc.title.spa.fl_str_mv Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
dc.title.por.fl_str_mv Implementação de algoritmos para efeitos de áudio digital com alta fidelidade usando-se hardware programável
dc.title.english.eng.fl_str_mv Algorithm Implementation in High-Fidelity Digital Audio Effects Using Programmable Hardware
title Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
spellingShingle Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
title_short Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
title_full Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
title_fullStr Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
title_full_unstemmed Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
title_sort Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable
dc.creator.fl_str_mv Liévano Torres, Pedro Pablo
Espinosa Duran, John Michael
Velasco Medina, Jaime
dc.contributor.author.none.fl_str_mv Liévano Torres, Pedro Pablo
Espinosa Duran, John Michael
Velasco Medina, Jaime
description De modo geral, os efeitos de áudio digital são implementados em software usando-se DSP ou PC; no entanto, hoje em dia estão sendo consideradas algumas implementações que usam hardware dedicado. Este artigo a presenta a implementação em hardware de quinze algoritmos para o processamento em tempo real de efeitos de áudio digital com taxas de a mostragem de até 100,88 MSPS e alta fidelida de. Os projetos foram simulados usandoseDSP-Builder e foram sintetizados noFPGA EP2C70F896C6. As provas de verificação em hardware dos efeitos implementados de monstram que os blocos projetados podem ser usados como IPcores para o projeto de um processador multiefeito embarcado em um SoC.
publishDate 2013
dc.date.created.none.fl_str_mv 2013-05-10
dc.date.accessioned.none.fl_str_mv 2020-04-16T17:28:01Z
dc.date.available.none.fl_str_mv 2020-04-16T17:28:01Z
dc.type.coar.fl_str_mv http://purl.org/coar/resource_type/c_2df8fbb1
dc.type.hasversion.none.fl_str_mv http://purl.org/coar/version/c_970fb48d4fbd8a85
dc.type.local.spa.fl_str_mv Artículo de revista
dc.type.coar.none.fl_str_mv http://purl.org/coar/resource_type/c_6501
dc.type.driver.none.fl_str_mv info:eu-repo/semantics/article
dc.type.other.none.fl_str_mv Article
format http://purl.org/coar/resource_type/c_6501
dc.identifier.none.fl_str_mv http://revistas.javeriana.edu.co/index.php/iyu/article/view/2023
dc.identifier.issn.none.fl_str_mv 2011-2769
0123-2126
dc.identifier.uri.none.fl_str_mv http://hdl.handle.net/10554/37361
url http://revistas.javeriana.edu.co/index.php/iyu/article/view/2023
http://hdl.handle.net/10554/37361
identifier_str_mv 2011-2769
0123-2126
dc.language.iso.none.fl_str_mv spa
language spa
dc.relation.uri.none.fl_str_mv http://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/3949
http://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/17657
dc.relation.citationissue.eng.fl_str_mv Ingenieria y Universidad; Vol 17 No 1 (2013): January-June; 93-108
dc.relation.citationissue.spa.fl_str_mv Ingenieria y Universidad; Vol. 17 Núm. 1 (2013): Enero–Junio; 93-108
dc.rights.licence.*.fl_str_mv Atribución-NoComercial-SinDerivadas 4.0 Internacional
dc.rights.accessrights.none.fl_str_mv info:eu-repo/semantics/openAccess
dc.rights.coar.spa.fl_str_mv http://purl.org/coar/access_right/c_abf2
rights_invalid_str_mv Atribución-NoComercial-SinDerivadas 4.0 Internacional
http://purl.org/coar/access_right/c_abf2
eu_rights_str_mv openAccess
dc.format.spa.fl_str_mv PDF
dc.format.mimetype.spa.fl_str_mv application/pdf
application/x-rar
dc.publisher.eng.fl_str_mv Pontificia Universidad Javeriana
institution Pontificia Universidad Javeriana
repository.name.fl_str_mv Repositorio Institucional - Pontificia Universidad Javeriana
repository.mail.fl_str_mv repositorio@javeriana.edu.co
_version_ 1814338070669950976