SoftCAM : una memoria direccionable por contenido para dispositivos de lógica programable

Diseño implementación y verificación de una arquitectura de memoria direccionable por contenido (CAM) para ser sintetizada y desplegada en dispositivos de lógica programable como una FPGA.

Autores:
Mendivelso Pardo, Danilo Andrés
Tipo de recurso:
Trabajo de grado de pregrado
Fecha de publicación:
2016
Institución:
Pontificia Universidad Javeriana
Repositorio:
Repositorio Universidad Javeriana
Idioma:
spa
OAI Identifier:
oai:repository.javeriana.edu.co:10554/21444
Acceso en línea:
http://hdl.handle.net/10554/21444
Palabra clave:
Memoria direccionable por contenido
Diseño de circuitos digitales
VHDL
Memoria
FPGA
Content Addressable Memory (CAM)
Digital circuit design
VHDL
Memory
FPGA
Ingeniería electrónica - Tesis y disertaciones académicas
Dispositivos de almacenamiento (Computadores)
Diseño de circuitos electrónicos
Rights
openAccess
License
Atribución-NoComercial-SinDerivadas 4.0 Internacional
Description
Summary:Diseño implementación y verificación de una arquitectura de memoria direccionable por contenido (CAM) para ser sintetizada y desplegada en dispositivos de lógica programable como una FPGA.