Amplificador de bajo ruido

En este proyecto se diseña un amplificador de bajo ruido, utilizando la técnica de chopper, cuya finalidad prevista es la medición de señales mioeléctricas (señales eléctricas de los músculos). El proyecto inicia con un estudio teórico de las señales mioeléctricas, seguido de una introducción a las...

Full description

Autores:
Forero Mora, Helio Angel
Tipo de recurso:
Trabajo de grado de pregrado
Fecha de publicación:
2015
Institución:
Pontificia Universidad Javeriana
Repositorio:
Repositorio Universidad Javeriana
Idioma:
spa
OAI Identifier:
oai:repository.javeriana.edu.co:10554/42466
Acceso en línea:
http://hdl.handle.net/10554/42466
Palabra clave:
Amplificador
Bajo ruido
1/f
VLSI
Amplifier
Low noise
1/f
VLSI
Ingeniería electrónica - Tesis y disertaciones académicas
Amplificadores (Electrónica)
Medición del ruido
Procesamiento de señales
Control del ruido
Rights
openAccess
License
Atribución-NoComercial-SinDerivadas 4.0 Internacional
Description
Summary:En este proyecto se diseña un amplificador de bajo ruido, utilizando la técnica de chopper, cuya finalidad prevista es la medición de señales mioeléctricas (señales eléctricas de los músculos). El proyecto inicia con un estudio teórico de las señales mioeléctricas, seguido de una introducción a las diferentes técnicas de reducción de ruido en la banda de frecuencias de la aplicación y una metodología para el diseño es presentada. Se continua con la definición del objetivo principal del proyecto, que es <<Diseñar, implementar y simular en Layout, un aplicador de bajo ruido que minimice el ruido 1/f, en VLSI, con tecnología CMOS de 600 nm de la fábrica XFAB, en la plataforma de simulación Synopsys>>. Seguido están el desarrollo del proyecto y los resultados, que muestran como el proyecto fue desarrollado y como los resultados exceden los requerimientos mínimos de la aplicación. El análisis de resultados y las conclusiones cierran el trabajo de grado.