Implementación de FPGA y DSPIC en control de sistemas dinámicos /

Trabajo de grado (Ingeniero en Instrumentación y Control9. Facultad de Ingenierías. Politécnico Colombiano JIC

Autores:
Avila López, Alvaro Mauricio
Pérez Arcila, Mauricio
Sarmiento, Henry Omar Asesor
Urdinola Restrepo, Alvaro Asesor
Tipo de recurso:
Fecha de publicación:
2009
Institución:
Politécnico Colombiano Jaime Izasa Cadavid
Repositorio:
ICARUS
Idioma:
spa
OAI Identifier:
oai:repositorio.elpoli.edu.co:123456789/5812
Acceso en línea:
https://repositorio.elpoli.edu.co/handle/123456789/5812
Palabra clave:
Comunicaciones digitales
Dinámica
Sistemas difusos
Controladores digitales
Señales digitales
Sistemas digitales
Rights
License
acceso abierto
id ICARUS2_44d26f0f996e69fd8ca88be52d8af289
oai_identifier_str oai:repositorio.elpoli.edu.co:123456789/5812
network_acronym_str ICARUS2
network_name_str ICARUS
repository_id_str
spelling Avila López, Alvaro MauricioPérez Arcila, MauricioSarmiento, Henry Omar AsesorUrdinola Restrepo, Alvaro Asesor2023-08-25T15:36:41Z2023-08-25T15:36:41Z2009(Aleph)000026213POL01alma:57PJIC_INST/bibs/990000262130108196https://repositorio.elpoli.edu.co/handle/123456789/5812Trabajo de grado (Ingeniero en Instrumentación y Control9. Facultad de Ingenierías. Politécnico Colombiano JICIncluye bibliografíaIncluye lista de anexosIncluye lista de figurasIncluye lista de figurasIncluye glosarioWord 2003 PDFEn la actualidad la implementación de Controladores Digitales está tomando mucha fuerza debido a la gran variedad de aplicaciones a nivel industrial, por tal motivo en este trabajo se desarrolla una guía para la implementación de FPGA y dsPIC en el control de sistemas dinámicos. Con el fin de obtener una señal mas pura y libre de perturbaciones, se diseñó un filtro FIR pasa bajo de orden 20, empleando la técnica de ventana de Blackman en el dsPIC 30F3014, con la herramienta Filter Designer tool presente en el software mikroBasic for dsPIC v. 5.0. Haciendo uso de las bondades de las señales digitales y mediante todas las herramientas y lenguajes de programación ofrecidos por estos dispositivos se buscó obtener un diseño de un Control Difuso óptimo para la aplicación deseada. Para tener buena apreciación y un buen monitoreo del comportamiento del sistema, se diseñó una interfaz gráfica utilizando las ventajas del software LabVIEW v. 8.6, el cual cuenta con una estructura estándar de lectura, escritura y registro. Fusionando las cualidades, ventajas y bondades del dsPIC y el FPGA, se construyó un modulo de control de fácil manejo e implementación con el fin de manejar diversas variables.Imagen JPEGPDFTextoimage/jpegapplication/pdftext/plainspaMedellín : Politécnico Colombiano Jaime Isaza Cadavid,acceso abiertohttp://purl.org/coar/access_right/c_abf2Comunicaciones digitalesDinámicaSistemas difusosControladores digitalesSeñales digitalesSistemas digitalesImplementación de FPGA y DSPIC en control de sistemas dinámicos /http://purl.org/coar/resource_type/c_5ce6http://purl.org/coar/version/c_970fb48d4fbd8a85ORIGINALTIIC-0280.pdfapplication/pdf2371856https://repositorio.elpoli.edu.co/bitstreams/63ecf55e-6a59-4aed-9335-5373a5dfcf87/download075db3a89e34f166464c9704b5c549b1MD51trueAnonymousREADTEXTTIIC-0280.pdf.txtTIIC-0280.pdf.txtExtracted texttext/plain102088https://repositorio.elpoli.edu.co/bitstreams/bc128645-000a-47b0-92cf-a322be88fb33/download68f19021d151d3393349c8ec7bf22928MD52falseAnonymousREADTHUMBNAILTIIC-0280.pdf.jpgTIIC-0280.pdf.jpgGenerated Thumbnailimage/jpeg2568https://repositorio.elpoli.edu.co/bitstreams/0a322725-22e3-4a40-aee6-750c1a936a5d/downloaded8527179b3e7130ffbded47c239060cMD53falseAnonymousREAD123456789/5812oai:repositorio.elpoli.edu.co:123456789/58122026-02-18T16:34:49.812739Zopen.accesshttps://repositorio.elpoli.edu.coRepositorio Institucional POLIJICrepositorio.polijic@gmail.com
dc.title.none.fl_str_mv Implementación de FPGA y DSPIC en control de sistemas dinámicos /
title Implementación de FPGA y DSPIC en control de sistemas dinámicos /
spellingShingle Implementación de FPGA y DSPIC en control de sistemas dinámicos /
Comunicaciones digitales
Dinámica
Sistemas difusos
Controladores digitales
Señales digitales
Sistemas digitales
title_short Implementación de FPGA y DSPIC en control de sistemas dinámicos /
title_full Implementación de FPGA y DSPIC en control de sistemas dinámicos /
title_fullStr Implementación de FPGA y DSPIC en control de sistemas dinámicos /
title_full_unstemmed Implementación de FPGA y DSPIC en control de sistemas dinámicos /
title_sort Implementación de FPGA y DSPIC en control de sistemas dinámicos /
dc.creator.fl_str_mv Avila López, Alvaro Mauricio
Pérez Arcila, Mauricio
Sarmiento, Henry Omar Asesor
Urdinola Restrepo, Alvaro Asesor
dc.contributor.author.none.fl_str_mv Avila López, Alvaro Mauricio
Pérez Arcila, Mauricio
Sarmiento, Henry Omar Asesor
Urdinola Restrepo, Alvaro Asesor
dc.subject.none.fl_str_mv Comunicaciones digitales
Dinámica
Sistemas difusos
Controladores digitales
Señales digitales
Sistemas digitales
topic Comunicaciones digitales
Dinámica
Sistemas difusos
Controladores digitales
Señales digitales
Sistemas digitales
description Trabajo de grado (Ingeniero en Instrumentación y Control9. Facultad de Ingenierías. Politécnico Colombiano JIC
publishDate 2009
dc.date.issued.none.fl_str_mv 2009
dc.date.accessioned.none.fl_str_mv 2023-08-25T15:36:41Z
dc.date.available.none.fl_str_mv 2023-08-25T15:36:41Z
dc.type.none.fl_str_mv http://purl.org/coar/resource_type/c_5ce6
dc.type.coarversion.fl_str_mv http://purl.org/coar/version/c_970fb48d4fbd8a85
dc.identifier.none.fl_str_mv (Aleph)000026213POL01
alma:57PJIC_INST/bibs/990000262130108196
dc.identifier.uri.none.fl_str_mv https://repositorio.elpoli.edu.co/handle/123456789/5812
identifier_str_mv (Aleph)000026213POL01
alma:57PJIC_INST/bibs/990000262130108196
url https://repositorio.elpoli.edu.co/handle/123456789/5812
dc.language.iso.none.fl_str_mv spa
language spa
dc.rights.none.fl_str_mv acceso abierto
dc.rights.accessRights.none.fl_str_mv http://purl.org/coar/access_right/c_abf2
rights_invalid_str_mv acceso abierto
http://purl.org/coar/access_right/c_abf2
dc.format.none.fl_str_mv Imagen JPEG
PDF
Texto
dc.format.mimetype.none.fl_str_mv image/jpeg
application/pdf
text/plain
dc.publisher.none.fl_str_mv Medellín : Politécnico Colombiano Jaime Isaza Cadavid,
publisher.none.fl_str_mv Medellín : Politécnico Colombiano Jaime Isaza Cadavid,
institution Politécnico Colombiano Jaime Izasa Cadavid
bitstream.url.fl_str_mv https://repositorio.elpoli.edu.co/bitstreams/63ecf55e-6a59-4aed-9335-5373a5dfcf87/download
https://repositorio.elpoli.edu.co/bitstreams/bc128645-000a-47b0-92cf-a322be88fb33/download
https://repositorio.elpoli.edu.co/bitstreams/0a322725-22e3-4a40-aee6-750c1a936a5d/download
bitstream.checksum.fl_str_mv 075db3a89e34f166464c9704b5c549b1
68f19021d151d3393349c8ec7bf22928
ed8527179b3e7130ffbded47c239060c
bitstream.checksumAlgorithm.fl_str_mv MD5
MD5
MD5
repository.name.fl_str_mv Repositorio Institucional POLIJIC
repository.mail.fl_str_mv repositorio.polijic@gmail.com
_version_ 1860649470703697920